頭條 英特爾Lunar Lake處理器測(cè)試平臺(tái)實(shí)物照曝光 英特爾 Lunar Lake 處理器測(cè)試平臺(tái)實(shí)物照曝光,,有望支持藍(lán)牙 6.0 其計(jì)算芯片采用臺(tái)積電 N3B 制程,,旨在保持優(yōu)秀能效的同時(shí)滿足多樣計(jì)算需求,。 而在 GPU 部分,,Lunar Lake 的核顯基于下一代銳炫 Battlemage 架構(gòu),,最大包含 8 個(gè) Xe2 核心,、64 個(gè) Xe2 EU,,在早期測(cè)試中性能 " 可喜 ",,個(gè)別內(nèi)部測(cè)試中性能幾乎翻倍,但文件中沒有出現(xiàn)具體基準(zhǔn)測(cè)試或可驗(yàn)證的第三方測(cè)試結(jié)果,。 最新資訊 全球首款生物處理器開放遠(yuǎn)程訪問服務(wù) 5月27日消息,,據(jù)媒體報(bào)道,瑞士初創(chuàng)公司FinalSpark發(fā)布了全球首款生物處理器,,并開放了遠(yuǎn)程訪問服務(wù),。 這一突破性技術(shù)利用人腦類器官中的生物神經(jīng)元進(jìn)行驅(qū)動(dòng),其功耗比傳統(tǒng)數(shù)字處理器低一百萬倍,,為計(jì)算領(lǐng)域帶來了革命性的變革,。 發(fā)表于:2024/5/28 聯(lián)發(fā)科:AI 與車用芯片等將是未來10年布局重心 聯(lián)發(fā)科董事長蔡明介:AI 與車用芯片等將是未來 10 年布局重心 發(fā)表于:2024/5/28 代碼暗示特斯拉可通過軟件限制Model 3/Y性能 5 月 27 日消息,特斯拉代碼達(dá)人“green the only”周日稱在最新固件中發(fā)現(xiàn)了針對(duì) Model 3 和 Y 的“軟性能限制”選項(xiàng),,數(shù)值分別為 110kW 和 160kW,。 發(fā)表于:2024/5/28 比利時(shí)imec推出基于現(xiàn)有制造工具的超導(dǎo)處理器 5 月 27 日消息,據(jù)外媒 IEEE Spectrum 近日?qǐng)?bào)道,,比利時(shí) imec 微電子研究所成功開發(fā)出了基于現(xiàn)有 CMOS 制造工具的超導(dǎo)處理器,。 該超導(dǎo)處理器的基本邏輯單元和 SRAM 緩存單元均基于一種名為 " 約瑟夫森結(jié)(Josephson junction)" 的特殊結(jié)構(gòu)。 發(fā)表于:2024/5/28 谷歌自研芯片Tensor G5蓄勢(shì)待發(fā) 對(duì)標(biāo)蘋果,!谷歌自研芯片Tensor G5蓄勢(shì)待發(fā):臺(tái)積電代工 發(fā)表于:2024/5/28 消息稱AMD Strix Point移動(dòng)處理器今年8月發(fā)布 消息稱 AMD Strix Point 移動(dòng)處理器有望今年 8 月發(fā)布,,10 月上市 發(fā)表于:2024/5/28 新能源汽車和智能網(wǎng)聯(lián)汽車"車芯協(xié)同"創(chuàng)新與產(chǎn)業(yè)發(fā)展論壇成功舉辦 新能源汽車和智能網(wǎng)聯(lián)汽車“車芯協(xié)同”創(chuàng)新與產(chǎn)業(yè)發(fā)展論壇成功舉辦 發(fā)表于:2024/5/28 基于深度學(xué)習(xí)的可視化圖表分類方法研究 可視化圖表的分類研究對(duì)于圖表理解和文檔解析具有很大的意義。分別通過爬蟲和軟件生成的方式,,構(gòu)建了兩個(gè)包含16類常見圖表的數(shù)據(jù)集,,該數(shù)據(jù)集在數(shù)量、類型和樣式豐富性上具有一定的優(yōu)勢(shì),。在3個(gè)數(shù)據(jù)集上實(shí)驗(yàn)對(duì)比了Transformer架構(gòu)和卷積神經(jīng)網(wǎng)絡(luò)架構(gòu)的模型,,結(jié)果表明Transformer架構(gòu)在圖表分類任務(wù)上具有一定優(yōu)勢(shì)?;赟win Transformer模型,,設(shè)計(jì)了多種數(shù)據(jù)增強(qiáng)策略,在增加模型泛化性的同時(shí)也引入了分布差異,;通過對(duì)不同策略訓(xùn)練出的模型預(yù)測(cè)進(jìn)行均值融合,,同單模型相比分類性能有較大提升。在6個(gè)測(cè)試集上對(duì)集成模型進(jìn)行了測(cè)試,,分類準(zhǔn)確率均大于0.9,;對(duì)于圖像質(zhì)量高、視覺形式簡(jiǎn)單的生成圖表,,模型分類準(zhǔn)確率接近1,。 發(fā)表于:2024/5/27 基于Innovus改善芯片繞線資源的電源網(wǎng)絡(luò)布線方法 隨著集成電路的集成度越來越高,芯片的面積越來越小,,芯片內(nèi)單元密度會(huì)隨之增加,,這將為芯片的后端物理設(shè)計(jì)帶來諸多的挑戰(zhàn),。其中芯片面積的減小直接影響布線資源,導(dǎo)致布線擁塞,,以此造成芯片線路無法繞通以及時(shí)序和串?dāng)_的問題,。提出了一種改進(jìn)的電源網(wǎng)絡(luò)的布線方法,極大提升了信號(hào)線的走線空間利用率,,有效解決了高集成度芯片的短路問題,。 發(fā)表于:2024/5/27 基于先進(jìn)CMOS工藝的多通道Gbps LVDS接收器 在SIP(System In a Package)系統(tǒng)中集成具有LVDS(Low-Voltage Differential Signal)接口的多通道高速模數(shù)轉(zhuǎn)換器(Analog-to-Digital Converter,ADC)時(shí),,面臨不同LVDS輸出通道延時(shí)不同所導(dǎo)致的數(shù)據(jù)采集錯(cuò)誤的問題,,為此設(shè)計(jì)了一個(gè)多通道自適應(yīng)LVDS接收器。通過采用數(shù)據(jù)時(shí)鐘恢復(fù)技術(shù)產(chǎn)生一個(gè)多相位的采樣時(shí)鐘,,并結(jié)合ADC的測(cè)試模式來確認(rèn)每一個(gè)通道的采樣相位,,能夠自動(dòng)對(duì)每一個(gè)通道的延時(shí)分別進(jìn)行調(diào)整,以達(dá)到對(duì)齊各通道采樣相位點(diǎn),,保證數(shù)據(jù)正確采集的目的,。最后,基于先進(jìn)CMOS工藝進(jìn)行了接收器的設(shè)計(jì),、仿真,、后端設(shè)計(jì)實(shí)現(xiàn)和流片測(cè)試,仿真和流片后的板級(jí)測(cè)試結(jié)果均表明該接收器能夠?qū)νǖ姥舆t進(jìn)行自動(dòng)調(diào)節(jié)以對(duì)齊采樣相位,,且最大的采樣相位調(diào)節(jié)范圍為±3 bit,信噪比大于65 dB,,滿足了設(shè)計(jì)要求和應(yīng)用需求,。 發(fā)表于:2024/5/27 ?…3456789101112…?