基于源耦合邏輯的正交二分頻器設(shè)計 | |
所屬分類:參考設(shè)計 | |
上傳者:aet | |
文檔大?。?span>490 K | |
標簽: IC設(shè)計軟件 | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:設(shè)計了一種基于源級耦合結(jié)構(gòu)的正交二分頻電路,由兩個完全相同的源級耦合D觸發(fā)器級聯(lián)構(gòu)成,,交替工作于觸發(fā)和鎖存模式,。對傳統(tǒng)的源級耦合結(jié)構(gòu)做了適當改進,,采用動態(tài)負載,,通過對PMOS管的開關(guān)控制很好地解決了電路工作速度和輸出擺幅間的矛盾;且時鐘開關(guān)PMOS和NMOS采用不同直流偏置,,便于低電源電壓下直流工作點的選取,。采用TSMC 0.18 μm RF CMOS工藝進行仿真驗證。實驗結(jié)果表明,,分頻器在1.92 GHz輸入時鐘頻率下能正常實現(xiàn)正交二分頻,,有較寬的鎖定范圍,且在3 V電源電壓下功耗僅為1.15 mW,。 | |
現(xiàn)在下載 | |
VIP會員,,AET專家下載不扣分;重復(fù)下載不扣分,,本人上傳資源不扣分,。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2