《電子技術應用》
您所在的位置:首頁 > 通信與網(wǎng)絡 > 業(yè)界動態(tài) > ADI推出更簡化的時鐘發(fā)生器AD9551

ADI推出更簡化的時鐘發(fā)生器AD9551

2009-03-05
作者:ADI公司

Analog Devices, Inc.(ADI)最新推出一款時鐘發(fā)生器AD9551,可在多標準網(wǎng)絡和通信基礎設施系統(tǒng)中簡化時鐘設計,并減少對振蕩器需求。AD9551 時鐘發(fā)生器采用一個新型的、由 ADI 公司設計的簡化架構,它可以生成并轉換多倍精度的網(wǎng)絡時鐘頻率,使之能夠替換多達五個振蕩器。振蕩器支持前向糾錯 (FEC)、延時、切換及精確頻率生成功能等網(wǎng)絡交換機、路由器及線卡中重要的功能特性。

除節(jié)省電路板空間之外,相對于分立的振蕩器,AD9551 能提供更精密可靠的性能;同時有助于使不兼容標準的網(wǎng)絡輕松實現(xiàn)數(shù)據(jù)共享和轉換,減少了系統(tǒng)的開發(fā)時間及復雜度。


AD9551 時鐘發(fā)生器接收一或兩個參考輸入信號,并產生一或兩個輸出信號,這些信號通過1至63可編程系數(shù)協(xié)調的關聯(lián),可將參考頻率精確地轉換為期望輸出頻率。內部包含能夠進行單端或差分操作的輸入接收器與輸出驅動器。片上參考監(jiān)控和轉換電路在內部對兩個參考進行同步,以防止其中一個參考 失效時在,輸出端出現(xiàn)相位擾動。


如果任一或兩個參考信號都失效,AD9551 仍可在輸出端保持無相位干擾的穩(wěn)定輸出信號。該器件依賴一個外部 26MHz 的晶振(標稱)和兩個級聯(lián)的小數(shù) N 分頻鎖相環(huán) (PLL) 中第一個的內置數(shù)字補償晶振 (DCXO),來為第二個 PLL 提供一個干凈的參考信號,并在萬一參考失效時保持輸出頻率。第二個小數(shù) N 分頻 PLL 使精準的輸出頻率能夠通過低相位噪聲調諧。AD9551 提供一個串行外圍接口 (SPI) 端口,及可選管腳的預設除法器數(shù)值來提供一個頻率比的分配,包括針對千兆以太網(wǎng) (644.53125MHz)、10G 以太網(wǎng) (625MHz)、SONET/SDH、光纖通道(657.421875MHz) 的所有標準速率以及業(yè)已成熟的前向糾錯 (FEC) 比率(15/14、239/237、239/238、255/237、255/238)。


本站內容除特別聲明的原創(chuàng)文章之外,轉載內容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯(lián)系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯(lián)系電話:010-82306118;郵箱:[email protected]