《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 通信與網(wǎng)絡(luò) > 設(shè)計(jì)應(yīng)用 > 解析布線技巧提高嵌入式系統(tǒng)PCB的信號完整性
解析布線技巧提高嵌入式系統(tǒng)PCB的信號完整性
cabling-system
cabling-system
摘要:   PCB(print circuit board,,印制電路板)是電子產(chǎn)品中電路元件和器件的基本支撐件,,其設(shè)計(jì)質(zhì)量往往直接影響嵌入式系統(tǒng)的可靠性和兼容性,。以往,,一些低速電路板中,時鐘頻率一般只有10 MHz左右,,電路板或封裝設(shè)計(jì)的主要挑戰(zhàn)就是如何在雙層板上布通所有的信號線以及如何在組裝時不破壞封裝,。
關(guān)鍵詞: 印制電路板 PCB 信號傳輸
Abstract:
Key words :

  PCB" title="PCB">PCB(print circuit board,印制電路板" title="印制電路板">印制電路板)是電子產(chǎn)品中電路元件和器件的基本支撐件,,其設(shè)計(jì)質(zhì)量往往直接影響嵌入式系統(tǒng)的可靠性和兼容性,。以往,一些低速電路板中,,時鐘頻率一般只有10 MHz左右,,電路板或封裝設(shè)計(jì)的主要挑戰(zhàn)就是如何在雙層板上布通所有的信號線以及如何在組裝時不破壞封裝。

  由于互連線不曾影響系統(tǒng)性能,,所以互連線的電氣特性并不重要,。在這種意義下對信號低速電路板中的互連線是暢通透明的。但是隨著嵌入式系統(tǒng)的發(fā)展,,采用的電路基本上都是高頻電路,,由于時鐘頻率的提高,信號上升沿也變短,,印制電路對經(jīng)過信號產(chǎn)生的容抗和感抗將遠(yuǎn)遠(yuǎn)大于印制電路本身的電阻,,嚴(yán)重影響信號的完整性。對于嵌入式系統(tǒng),,當(dāng)時鐘頻率超過100 MHz或上升沿小于1 ns時,,信號完整性效應(yīng)就變得重要了。

  在PCB中,,信號線是信號傳輸" title="信號傳輸">信號傳輸的主要載體,,信號線的走線情況將直接決定信號傳輸?shù)膬?yōu)越,從而直接影響整個嵌入式的性能,。不合理的布線,,將嚴(yán)重引發(fā)多種信號完整性的問題,對電路產(chǎn)生時序,、噪聲和電磁干擾(EMI)等,,將嚴(yán)重影響嵌入式的性能。對此,,本文從高速數(shù)字電路中信號線的實(shí)際電氣特性出發(fā),,建立電氣特性模型,尋找影響信號完整性的主要原因及解決問題的方法,,給出布線中應(yīng)該注意的問題和遵循的方法和技巧,。

  信號完整性

  信號完整性是指信號在信號線上的質(zhì)量,即信號在電路中能以正確的時序和電壓電平作出響應(yīng)的能力,,信號具有良好的信號完整性是指在需要的時候具有所必需達(dá)到的電壓電平數(shù)值,。差的信號完整性不是由某一單一因素導(dǎo)致的,而是板級設(shè)計(jì)中多種因素共同引起的,。信號完整性問題體現(xiàn)在很多方面,,主要包括延遲、反射,、串?dāng)_,、過沖、振蕩,、地彈等,。

  延遲(Delay):延遲是指信號在PCB板的傳輸線上以有限的速度傳輸,信號從發(fā)送端發(fā)出到達(dá)接收端,,其間存在一個傳輸延遲,。信號延遲會對嵌入式的時序產(chǎn)生影響;傳輸延遲主要取決于導(dǎo)線的長度和導(dǎo)線周圍介質(zhì)的介電常數(shù)。在高速數(shù)字系統(tǒng)中,信號傳輸線長度是影響時鐘脈沖相位差的最直接因素,,時鐘脈沖相位差是指同時產(chǎn)生的兩個時鐘信號到達(dá)接收端的時間不同步,。時鐘脈沖相位差降低了信號沿到達(dá)的可預(yù)測性,如果時鐘脈沖相位差太大,,會在接收端產(chǎn)生錯誤的信號,。

  反射(Reflection):反射就是信號在信號線上的回波。當(dāng)信號延遲時間遠(yuǎn)大于信號跳變時間時,,信號線必須當(dāng)作傳輸線,。當(dāng)傳輸線的特性阻抗與負(fù)載阻抗不匹配時,信號功率(電壓或電流)的一部分傳輸?shù)骄€上并到達(dá)負(fù)載處,,但是有一部分被反射了,。若負(fù)載阻抗小于原阻抗,反射為負(fù);反之,,反射為正,。布線的幾何形狀、不正確的線端接,、經(jīng)過連接器的傳輸及電源平面不連續(xù)等因素的變化均會導(dǎo)致此類反射,。

  串?dāng)_(Crosstalk):串?dāng)_是兩條信號線之間的耦合、信號線之間的互感和互容引起信號線上的噪聲,。容性耦合引發(fā)耦合電流,,而感性耦合引發(fā)耦合電壓。串?dāng)_噪聲源于信號線網(wǎng)之間,、信號系統(tǒng)和電源分布系統(tǒng)之間,、過孔之間的電磁耦合。串繞有可能引起假時鐘,、間歇性數(shù)據(jù)錯誤等,,對鄰近信號的傳輸質(zhì)量造成影響。現(xiàn)實(shí)中,,無法完全消除串?dāng)_,,但可將其控制在系統(tǒng)所能承受的范圍之內(nèi)。PCB板層的參數(shù),、信號線間距,、驅(qū)動端和接收端的電氣特性、基線端接方式對串?dāng)_都有一定的影響,。

  過沖(Overshoot)和下沖(Undershoot):過沖就是第一個峰值或谷值超過設(shè)定電壓,,對于上升沿,是指最高電壓;對于下降沿,,是指最低電壓,。下沖是指下一個谷值或峰值超過設(shè)定電壓,。過分的過沖能夠引起保護(hù)二極管工作,導(dǎo)致其過早的失效,。過分的下沖能夠引起假的時鐘或數(shù)據(jù)錯誤(誤操作),。

  振蕩(Ringing)和環(huán)繞振蕩(Rounding):振蕩現(xiàn)象是反復(fù)出現(xiàn)的過沖和下沖。信號的振蕩即是由線上過渡的電感和電容引起的振蕩,,屬于欠阻尼狀態(tài),而環(huán)繞振蕩,,屬于過阻尼狀態(tài),。振蕩和環(huán)繞振蕩同反射一樣也是由多種因素引起的,振蕩可以通過適當(dāng)?shù)亩私佑枰詼p小,,但是不可能完全消除,。

  地電平反彈噪聲和回流噪聲:當(dāng)電路中有較大的電流涌動時會引起地電平反彈噪聲,如大量芯片的輸出同時開啟時,,將有一個較大的瞬態(tài)電流在芯片與板的電源平面流過,,芯片封裝與電源平面的電感和電阻會引發(fā)電源噪聲,這樣會在真正的地平面上產(chǎn)生電壓波動和變化,,這個噪聲會影響其他元件的動作,。負(fù)載電容的增大,負(fù)載電阻的減小,,地電感的增大,,同時開關(guān)器件數(shù)目的增加均會導(dǎo)致地彈的增大。

  傳輸通道電氣特性分析

  在多層PCB中,,絕大部分傳輸線不僅只布置在單個層面上,,而是在多個層面上交錯布置,各層面間通過過孔進(jìn)行連接,。所以,,在多層PCB中,一條典型的傳輸通道主要包括傳輸線,、走線拐角,、過孔3個部分。在低頻情況下,,印制線和走線過孔可以看成普通的連接不同器件管腳的電氣連接,,對信號質(zhì)量不會產(chǎn)生太大影響。但在高頻情況下,,印制線,、拐角和過孔就不能僅考慮其連通性,還應(yīng)考慮其高頻時電氣特性和寄生參數(shù)的影響,。

  高速PCB中傳輸線的電氣特性分析

  在高速PCB設(shè)計(jì)中,,不可避免地要使用大量的信號連接線,,且長短不一,信號經(jīng)過連接線的延遲時間與信號本身的變化時間相比已經(jīng)不能忽略,,信號以電磁波的速度在連接線上傳輸,,此時的連接線是帶有電阻、電容,、電感的復(fù)雜網(wǎng)絡(luò),,需要用分布參數(shù)系統(tǒng)模型來描述,即傳輸線模型,。

  傳輸線用于將信號從一端傳輸?shù)搅硪欢?,?條有一定長度的導(dǎo)線組成,一條稱為信號路徑,,一條稱為返回路徑,。在低頻電路中,傳輸線的特性表現(xiàn)為純電阻電氣特性,。在高速PCB中,,隨著傳輸信號頻率的增加,導(dǎo)線間的容性阻抗減小,,導(dǎo)線上感性阻抗增加,,信號線將不再只表現(xiàn)為純電阻,即信號將不僅在導(dǎo)線上傳輸,,而且也會在導(dǎo)體間的介質(zhì)中傳播,。如果信號頻率進(jìn)一步增加,當(dāng)jωL>>R,,1/(jωC)<

  對于均勻?qū)Ь€,,在不考慮外部環(huán)境變化的情況下,電阻R,、傳輸線寄生電感L和寄生電容C平均分布(即L1=L2=…=Ln;C1=C2=…=Cn+1),。假設(shè)傳輸線為無損傳輸線,即R=0時,,若取線參數(shù):單位長度電容C1,、單位長度電感量L1和傳輸線的總長度為Len,則有:

  布線技巧提高嵌入式系統(tǒng)PCB的信號完整性是一個很實(shí)用的技巧,,希望大家能夠掌握,。

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載,。