基于FPGA的雷達(dá)雜波速度譜圖的實(shí)現(xiàn)方法
所屬分類:技術(shù)論文
上傳者:aet
文檔大?。?span>140 K
標(biāo)簽: 運(yùn)動(dòng)雜波 雜波抑制 速度譜圖
所需積分:0分積分不夠怎么辦,?
文檔介紹:在雷達(dá)信號(hào)處理中,為了對(duì)低速運(yùn)動(dòng)雜波進(jìn)行有效的抑制,,研究了一種雜波速度譜圖的建立方法,。此雜波速度譜圖的建立在FPGA中實(shí)現(xiàn),,通過(guò)對(duì)雷達(dá)實(shí)際回波數(shù)據(jù)在FPGA中的處理得到運(yùn)動(dòng)雜波速度圖。實(shí)驗(yàn)結(jié)果表明,,該方法設(shè)計(jì)出的雜波速度譜圖與仿真結(jié)果一致,,可以有效地抑制靜止和慢速運(yùn)動(dòng)的雜波。并且由于超大規(guī)模可編程器件的高效處理能力,,使其工程實(shí)現(xiàn)方便,、靈活,具有很強(qiáng)的實(shí)用性,。
現(xiàn)在下載
VIP會(huì)員,,AET專家下載不扣分;重復(fù)下載不扣分,,本人上傳資源不扣分,。