從SignalTap II中獲取“最真實”的仿真測試向量程序示例
所屬分類:源代碼
上傳者:riple
文檔大?。?span>3 K
標簽: 開發(fā)工具
所需積分:0分積分不夠怎么辦?
文檔介紹:在實際工作中,,經(jīng)常會遇到這樣的情況:在硬件調(diào)試中采用SignalTap II反復多次編譯并最終捕獲到問題的原因時,,才會發(fā)現(xiàn),原來這個問題是邏輯問題,,是可以在仿真環(huán)境下發(fā)現(xiàn)并快速解決的,。先前沒能從仿真中發(fā)現(xiàn)這個問題,要 么是因為尚未或難以創(chuàng)建對應的測試向量,,要么是因為仿真環(huán)境下的測試向量與真實環(huán)境下的測試條件存在微小的差異,。對于設計工程師來說,由于缺乏相應的技術(shù) 能力,、開發(fā)時間,,甚至是耐心,我們不可能像驗證工程師那樣對設計進行全面的仿真驗證,;即使仿真驗證很充分,,在實際應用中的測試也會發(fā)現(xiàn)仿真驗證未曾發(fā)現(xiàn)的 問題??傊?,在FPGA設計上板測試后,總會發(fā)現(xiàn)或多或少的邏輯bug,,,這些bug對應的仿真向量在已有的仿真驗證環(huán)境中往往都被遺漏了,。 ripl
現(xiàn)在下載
VIP會員,AET專家下載不扣分,;重復下載不扣分,,本人上傳資源不扣分。