基于BCH糾錯算法的編解碼器設計與實現 | |
所屬分類:技術論文 | |
上傳者:aetmagazine | |
文檔大?。?span>937 K | |
標簽: NAND Flash BCH碼 錢氏搜索 | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:隨著NAND Flash存儲單元的快速發(fā)展,存儲密度增加使得器件的出錯概率增加,,為此提出了一種優(yōu)化的BCH編解碼器結構,,編碼和解碼過程每個時鐘周期可以并行處理16位數據,其中譯碼電路中的伴隨式模塊,、錯誤位置多項式模塊與錢氏(Chien)搜索模塊采取三級流水線結構,,糾錯和檢錯階段可以同時進行,有效地提高數據的處理速度和糾錯速度,。在完成電路的RTL設計后利用VCS工具完成了電路的仿真驗證,,結果表明在傳輸8 192 bit數據生成672校檢因子情況下實現了48位糾錯,工作頻率最高支持200 MHz,。 | |
現在下載 | |
VIP會員,,AET專家下載不扣分;重復下載不扣分,,本人上傳資源不扣分,。 |
Copyright ? 2005-2024 華北計算機系統工程研究所版權所有 京ICP備10017138號-2