高吞吐率低時(shí)延圖像DCT處理器設(shè)計(jì)
所屬分類:技術(shù)論文
上傳者:aetmagazine
文檔大?。?span>688 K
標(biāo)簽: 圖像壓縮 DCT FPGA
所需積分:0分積分不夠怎么辦,?
文檔介紹:針對(duì)高分辨率、高幀率圖像實(shí)時(shí)壓縮問題,,設(shè)計(jì)了一種應(yīng)用于高速圖像JPEG壓縮編碼系統(tǒng)的離散余弦變換(DCT)處理器,。設(shè)計(jì)的DCT處理器基于Virtex-7系列FPGA,,充分利用并行和流水線處理技術(shù),采用基于蝶形流圖結(jié)構(gòu)的行列分解算法,,實(shí)現(xiàn)了快速二維離散余弦變換(2D-DCT),。為了提高數(shù)據(jù)吞吐率,設(shè)計(jì)了雙核DCT處理單元,,可同時(shí)處理16個(gè)像素,,從整體上提高處理速度和降低時(shí)延。板級(jí)測(cè)試表明,,高速圖像DCT處理器數(shù)據(jù)計(jì)算結(jié)果正確,,在200 MHz系統(tǒng)時(shí)鐘下,吞吐率高達(dá)3 GB/s,,此時(shí)平均每幀圖像處理時(shí)間不超過10 ms,,實(shí)現(xiàn)了高速圖像的實(shí)時(shí)處理。
現(xiàn)在下載
VIP會(huì)員,,AET專家下載不扣分,;重復(fù)下載不扣分,本人上傳資源不扣分,。