中文引用格式: 崔海濤,,張繼,,陳玉蓉,等. 一種應(yīng)用分段式電容陣列的20 MS/s 10-bit SAR ADC[J]. 電子技術(shù)應(yīng)用,,2023,,49(10):53-58.
英文引用格式: Cui Haitao,,Zhang Ji,Chen Yurong,,et al. A 20 MS/s 10 bit SAR ADC with piecewise capacitor array[J]. Application of Electronic Technique,,2023,49(10):53-58.
0 引言
模擬數(shù)字轉(zhuǎn)換器(ADC)是信號(hào)鏈的核心器件,,是溝通模擬信號(hào)與數(shù)字信號(hào)的橋梁。自然界中大部分信號(hào)都是時(shí)間連續(xù),、幅值連續(xù)的模擬信號(hào),,比如溫度、壓強(qiáng),、速度等,。因?yàn)閿?shù)字信號(hào)抑制噪聲的能力要強(qiáng)于模擬信號(hào),并且方便計(jì)算機(jī)處理,,所以在信號(hào)處理時(shí),,通常需要ADC將連續(xù)的模擬信號(hào)轉(zhuǎn)換成離散的數(shù)字信號(hào)。ADC對芯片系統(tǒng)的整體性能起著決定性的影響,,因此得到了學(xué)術(shù)界和工業(yè)界的極大關(guān)注[1],。ADC有多個(gè)種類,如逐次逼近型(SAR)[2-3],,∑-Δ型[4-5],,F(xiàn)lash型[6-7]等。其中SAR ADC的應(yīng)用范圍最廣,,其通過對采樣信號(hào)進(jìn)行二次冪地逐次逼近,,使ADC內(nèi)部的數(shù)模轉(zhuǎn)換器 (DAC)產(chǎn)生的電壓逼近于采樣得到的信號(hào),最終實(shí)現(xiàn)對采樣信號(hào)的量化,。隨著SAR ADC的發(fā)展,,多種新的架構(gòu)被提出來[8-11],,這些新思想新技術(shù)極大促進(jìn)了ADC的發(fā)展。傳統(tǒng)SAR ADC的電容陣列是以二次冪的形式增長的,,當(dāng)DAC的位數(shù)較多時(shí),,最大電容的容值就會(huì)很大,該電容翻轉(zhuǎn)時(shí)所需要的穩(wěn)定時(shí)間較長,,這不利于ADC的快速轉(zhuǎn)換,。此外,對于SAR ADC而言,,比較器的失調(diào)電壓直接體現(xiàn)在ADC的輸出中,,使ADC的輸出相對輸入信號(hào)存在直流偏移。
針對上述問題,,本文基于180 nm CMOS工藝設(shè)計(jì)了一個(gè)10 bit 20 MS/s采樣率的SAR ADC,。該ADC采用分段式電容陣列設(shè)計(jì),縮短了量化過程中大電容翻轉(zhuǎn)后所需要的穩(wěn)定時(shí)間,,提高了量化速度,。本文還提出了一種新穎、高效的比較器校準(zhǔn)方法,,有效降低了比較器的失調(diào)電壓,,進(jìn)一步提高了ADC的精度。此外,,本文對不同結(jié)構(gòu)中電容翻轉(zhuǎn)后參考電壓的恢復(fù)時(shí)間進(jìn)行了建模分析,,為分段式電容陣列對ADC量化速度的提高提供了理論支持。本設(shè)計(jì)實(shí)際測試結(jié)果表明,,在1.8 V電源電壓,20 MS/s采樣頻率下,,該ADC消耗了0.81 mW的功耗,,實(shí)現(xiàn)了58.24 dB的信號(hào)噪聲失真比(SNDR) 。
本文詳細(xì)內(nèi)容請下載:http://wldgj.com/resource/share/2000005713
作者信息:
崔海濤1,,張繼2,,陳玉蓉2,胡偉波2,,李超潤3
(1.南開大學(xué) 電子信息與光學(xué)工程學(xué)院,,天津 300350;2.中國電子科技集團(tuán)公司第五十八研究所,,江蘇 無錫214063,;
3.北京大學(xué)深圳研究生院,廣東 深圳 518055)