《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > EDA與制造 > 業(yè)界動態(tài) > 中國聯(lián)通聯(lián)合大普通信共同開發(fā)高精度時頻同步芯片取得成功

中國聯(lián)通聯(lián)合大普通信共同開發(fā)高精度時頻同步芯片取得成功

2021-09-30
來源:微波射頻網(wǎng)
關(guān)鍵詞: 時頻同步 芯片

  2021年8月,中國聯(lián)通研究院聯(lián)合廣東大普通信共同開發(fā)研制的高精度1588時頻同步芯片取得階段性成果,。經(jīng)過長達(dá)半年的試制,,聯(lián)通研究院和大普通信在時頻芯片的設(shè)計、制作和測試上協(xié)同共進(jìn),,并且經(jīng)過測試,,各項主要指標(biāo)均達(dá)到國際先進(jìn)水平。本次合作旨在實現(xiàn)時頻同步芯片的國有化,,打破國外對于高精度時間定位核心器件的壟斷,,為5G和工業(yè)互聯(lián)網(wǎng)等網(wǎng)絡(luò)提供了可靠的、低誤差的時間基準(zhǔn)精度,。

  時鐘頻率同步和時間同步技術(shù)是現(xiàn)代通信的關(guān)鍵技術(shù),,包括衛(wèi)星授時技術(shù)、高穩(wěn)時鐘源技術(shù),、鎖相環(huán)技術(shù),、時鐘同步算法及IEEE1588同步技術(shù)等,其產(chǎn)品形式主要有原子鐘,、高穩(wěn)晶振,、鎖相環(huán)芯片、IEEE1588時鐘芯片以及時鐘設(shè)備等,。其相關(guān)產(chǎn)品研發(fā)投入大,,測試周期長,需要長時間的技術(shù)積累,。聯(lián)通研究院和大普本次設(shè)計投片的這款時頻同步關(guān)鍵芯片,,將時鐘同步系統(tǒng)中的處理器、鎖相環(huán),、時鐘緩沖器全部集成,,運行時鐘協(xié)議,、同步算法、管理等軟件,,形成一顆SOC時鐘芯片,,提高集成度,簡化通信時鐘系統(tǒng)的設(shè)計,。

  同時,,聯(lián)通研究院提出的該芯片應(yīng)能夠同時支持《中國聯(lián)通同步網(wǎng)網(wǎng)絡(luò)技術(shù)體制》企業(yè)標(biāo)準(zhǔn)和ITU-T G.8275.1國際標(biāo)準(zhǔn)中所述功能也被融合到該芯片的功能選項中。在對芯片支持的標(biāo)準(zhǔn)功能測試過程中,,基于最優(yōu)頻率支撐的同步狀態(tài)傳遞機制,、PTP A-BMCA算法、PTP數(shù)據(jù)集參數(shù)等重要功能項均較好的通過了測試驗證,。測試結(jié)果充分表明該集成SOC時鐘芯片的性能優(yōu)越性,,已達(dá)國際先進(jìn)水平。

  該時頻芯片將為中國聯(lián)通時間同步和時鐘同步網(wǎng)絡(luò)后續(xù)建設(shè)帶來更多樣化的選擇,。5月下旬到6月上旬,,聯(lián)通研究院聯(lián)合聯(lián)通北京分公司、聯(lián)通河北分公司和上海交大進(jìn)行的“北京-雄安高精度地基授時項目”實驗中,,取得了超375km現(xiàn)網(wǎng)光纖鏈路長度下的時間誤差小于300ps的成果,。在后續(xù)的高精度地基時頻傳遞網(wǎng)絡(luò)試驗和建設(shè)中,期望將該芯片應(yīng)用于地基授時設(shè)備,,進(jìn)行現(xiàn)網(wǎng)環(huán)境下的驗證與調(diào)試,。同時,在國家實施核心尖端高科技芯片和設(shè)備“自主可控”的政策導(dǎo)向下,,各基站設(shè)備商的5G基站設(shè)備亦可加裝該國產(chǎn)芯片進(jìn)行測試,、驗證并在運營商網(wǎng)絡(luò)中試商用,提高國產(chǎn)化率,,打破國外壟斷,。




電子技術(shù)圖片.png

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,,并不代表本網(wǎng)站贊同其觀點,。轉(zhuǎn)載的所有的文章、圖片,、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有,。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容,、版權(quán)和其它問題,,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失,。聯(lián)系電話:010-82306118,;郵箱:[email protected]