《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 嵌入式技術(shù) > 業(yè)界動(dòng)態(tài) > 臺(tái)積電7nm EUV芯片首次流片成功,明年試產(chǎn)5nm

臺(tái)積電7nm EUV芯片首次流片成功,,明年試產(chǎn)5nm

2018-10-11
關(guān)鍵詞: 晶圓 臺(tái)積電 EUV 芯片

微信圖片_20181011224057.jpg

近日,,全球第一大晶圓代工廠臺(tái)積電宣布了有關(guān)極紫外光刻(EUV)技術(shù)的兩項(xiàng)重磅突破,一是首次使用7nm EUV工藝完成了客戶(hù)芯片的流片工作,,二是5nm工藝將在2019年4月開(kāi)始試產(chǎn),。


今年4月開(kāi)始,臺(tái)積電第一代7nm工藝(CLN7FF/N7)投入量產(chǎn),,蘋(píng)果A12,、華為麒麟980、高通“驍龍855”,、AMD下代銳龍/霄龍等處理器都正在或?qū)?huì)使用它制造,,但仍在使用傳統(tǒng)的深紫外光刻(DUV)技術(shù),。


而接下來(lái)的第二代7nm工藝(CLNFF+/N7+),臺(tái)積電將首次應(yīng)用EUV,,不過(guò)僅限四個(gè)非關(guān)鍵層,,以降低風(fēng)險(xiǎn)、加速投產(chǎn),,也借此熟練掌握ASML的新式光刻機(jī)Twinscan NXE,。


7nm EVU相比于7nm DUV的具體改進(jìn)公布得還不多,臺(tái)積電只說(shuō)能將晶體管密度提升20%,,同等頻率下功耗可降低6-12%,。


如今在7nm EUV工藝上成功完成流片,證明了新工藝新技術(shù)的可靠和成熟,,為后續(xù)量產(chǎn)打下了堅(jiān)實(shí)基礎(chǔ),。


臺(tái)積電沒(méi)有透露這次流片成功的芯片來(lái)自哪家客戶(hù),但是想想各家和臺(tái)積電的合作關(guān)系,,其實(shí)不難猜測(cè),。


7nm之后,,臺(tái)積電下一站將是5nm(CLN5FF/N5),,將在多達(dá)14個(gè)層上應(yīng)用EUV,首次全面普及,,號(hào)稱(chēng)可比初代7nm工藝晶體管密度提升80%從而將芯片面積縮小45%,,還可以同功耗頻率提升15%,同頻功耗降低20%,。


2019年4月,,臺(tái)積電的5nm EUV工藝將開(kāi)始風(fēng)險(xiǎn)性試產(chǎn),量產(chǎn)則有望在2020年第二季度開(kāi)始,,正好滿(mǎn)足后年底各家旗艦新平臺(tái),。


臺(tái)積電5nm工藝的EDA設(shè)計(jì)工具將在今年11月提供,因此部分客戶(hù)應(yīng)該已經(jīng)開(kāi)始基于新工藝開(kāi)發(fā)芯片了,。


隨著半導(dǎo)體工藝的急劇復(fù)雜化,,不僅開(kāi)發(fā)量產(chǎn)新工藝的成本大幅增加,開(kāi)發(fā)相應(yīng)芯片也越來(lái)越費(fèi)錢(qián),,目前估計(jì)平均得花費(fèi)1.5億美元,,5nm時(shí)代可能要2-2.5億美元。


反觀 Intel,,剛發(fā)布的秋季桌面平臺(tái)仍然都是14nm,,而拖延已久的10nm要到明年才能量產(chǎn),7nm則是遙遙無(wú)期,,5nm就更別提了,。


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn),。轉(zhuǎn)載的所有的文章,、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有,。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無(wú)法一一聯(lián)系確認(rèn)版權(quán)者,。如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,,請(qǐng)及時(shí)通過(guò)電子郵件或電話通知我們,,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失,。聯(lián)系電話:010-82306118,;郵箱:[email protected]