基于 FPGA 的多通道 HDLC 通信系統(tǒng)設(shè)計與實現(xiàn) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>265 K | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:為了滿足某測控平臺的設(shè)計要求,設(shè)計并實現(xiàn)了基于FPGA的六通道HDLC并行通信系統(tǒng),。該系統(tǒng)以FPGA為核心,,包括FPGA、DSP,、485轉(zhuǎn)換接口等部分,。給出了系統(tǒng)的電路設(shè)計、關(guān)鍵模塊及軟件流程圖,。測試結(jié)果表明,,系統(tǒng)通訊速度為1 Mb/s,并且工作穩(wěn)定,,目前該設(shè)計已經(jīng)成功應用于某樣機中,。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分,;重復下載不扣分,,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2