《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 通信與網(wǎng)絡(luò) > 業(yè)界動態(tài) > 時序一致性測試解決方案

時序一致性測試解決方案

2017-09-24
來源:ZLG致遠(yuǎn)電子

  在某產(chǎn)品測試過程中,,工程師反饋偶爾會出現(xiàn)數(shù)據(jù)異常,經(jīng)過系統(tǒng)性的分析,,致遠(yuǎn)電子測試團(tuán)隊推測可能是ADC芯片的SPI通信總線的時序存在偶發(fā)異常,,但由于異常出現(xiàn)概率很低,該如何對SPI通信總線偶發(fā)的時序問題進(jìn)行定位呢,?

  一,、搭建測試環(huán)境

  SPI總線測試點(diǎn)位于主機(jī)的主板底部,,時鐘頻率大約為33MHz,屬高頻信號,,所以對探頭的端接方式比較講究,;為了方便測試,如圖1所示,,用短線將測試點(diǎn)引出,,探頭的地線也從前端自繞線引出,這樣可以提高信號完整性,,減少示波器采樣對時序分析過程的影響,。

1.jpg

  圖1 探頭端接測試點(diǎn)

  二、長時間監(jiān)測定位異常

  ZDS4000的時序分析軟件具備長時間統(tǒng)計功能,,下班后設(shè)置好示波器,,對數(shù)據(jù)采集儀的SPI總線時序連續(xù)監(jiān)測一個晚上,第二天上班的時候,,導(dǎo)出監(jiān)測分析結(jié)果,,如圖2所示,一個晚上總共進(jìn)行了72185次測量,,其中有1347次是測量失敗的,,導(dǎo)致異常的原因是SPI的數(shù)據(jù)建立時間不滿足后級芯片的時序要求。示波器自動保存了這1347份失敗的測試報告,,打開第1345份測試報告,,如圖3所示,顯示了當(dāng)前建立時間為3.75ns(包含時序違規(guī)處截圖),,不滿足后級芯片4ns建立時間的要求,,而且歷史出現(xiàn)最差的時序是3.5ns,最好時序是8.5ns,,問題得以定位,。

2.png

  圖2 時序分析統(tǒng)計結(jié)果

3.png

  圖3 測量結(jié)果失敗報表

  三、定位問題并做穩(wěn)定性驗證

  通過上述測試分析,,SPI總線的建立時間偏小,,保持時間偏大,調(diào)整時鐘信號時序延遲6.5ns左右,,就可得到較好時序分析,,即將數(shù)據(jù)信號建立時間和數(shù)據(jù)信號保持時間盡可能接近。整改之后再次用時序分析軟件對SPI總線進(jìn)行一夜的穩(wěn)定性測量,,測量結(jié)果如圖4所示,,進(jìn)行了72842次時序分析,所有測試都通過,,且每一項測量項都PASS,。之前的問題項建立時間,,最小值10.75ns,最大值13.5ns,,非常完美,,這顯示了 SPI總線的時序非常穩(wěn)定性。

4.png

  圖4  時序分析測量結(jié)果

  時序的一致性和穩(wěn)定性分析,,一直以來都是業(yè)界難題,。當(dāng)前ZLG致遠(yuǎn)電子的時序一致性測試方案已經(jīng)免費(fèi)支持I2C、SPI,、I2S和MIPI-RFFE,。


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,,并不代表本網(wǎng)站贊同其觀點(diǎn),。轉(zhuǎn)載的所有的文章、圖片,、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有,。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容,、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,,以便迅速采取適當(dāng)措施,,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118,;郵箱:[email protected],。