單就FPGA市場(chǎng)而言,,Lattice" style="outline-style: none; color: rgb(51, 51, 51); text-decoration: none; font-family: Verdana, Arial, 微軟雅黑, 宋體; line-height: 30px; white-space: normal; background-color: rgb(255, 255, 255);">Lattice(萊迪思半導(dǎo)體)在市場(chǎng)上的發(fā)展可謂有目共睹,自2012年推出iCE產(chǎn)品線后,,接著在2013與2014年推出不同版本來(lái)因應(yīng)市場(chǎng)需求,,而在2015年,,Lattice又推出iCE40 UltraLite,,希望進(jìn)一步擴(kuò)大市場(chǎng)份額,而截至目前為止,,該系列產(chǎn)品的出貨量已經(jīng)超過(guò)兩億五千萬(wàn)顆,,不難想像該系列產(chǎn)品受到歡迎的程度有多高。

Lattice臺(tái)灣區(qū)業(yè)務(wù)經(jīng)理Ted Lee
盡管iCE40 UltraLite被定位成聚焦消費(fèi)性行動(dòng)與工業(yè)可攜式應(yīng)用為主,,但Lattice臺(tái)灣區(qū)業(yè)務(wù)經(jīng)理Ted Lee強(qiáng)調(diào),,這款產(chǎn)品其實(shí)更加適合穿戴式應(yīng)用,因?yàn)檫@款產(chǎn)品不論是尺寸或是功耗都比去年所推出的iCE40 Ultra還來(lái)得出色,,功耗方面降低50%,,尺寸則是縮小了55%,但在硬體電路方面,,則是整合了過(guò)去iCE40 Ultra沒(méi)有過(guò)的功能,,像是10kHz的低功率震蕩器與48MHz的可編程震蕩器,以及可編程的PLL(鎖相回路)與最多可以支援到26組的客制化I/O介面等,,但是在LUT(查找表)方面則是減少到1,248與640的規(guī)格,。
很明顯的,Lattice此款產(chǎn)品頗有向ASIC(特殊應(yīng)用積體電路)的方向靠攏,,這與過(guò)往FPGA強(qiáng)打與ASIC不同,,可以高度客制化的作法,頗有沖突的味道,。Ted同意,,用ASIC的確可以滿足穿戴式裝置的設(shè)計(jì)需求,,但實(shí)務(wù)上還是會(huì)需要客制化,這時(shí)候所預(yù)留的LUT就能加以因應(yīng),。因?yàn)楝F(xiàn)在市場(chǎng)的穿戴式裝置過(guò)于多元,,客制化還是有一定程度的必要。不變的是,,iCE40 UltraLite還是采用40奈米制程,,采用WLCSP封裝。至于未來(lái)iCE40是否還有產(chǎn)品藍(lán)圖?Ted表示一定會(huì)有,,但詳細(xì)的產(chǎn)品定位就不甚了解了,。