文獻標識碼: A
文章編號: 0258-7998(2012)06-0047-04
建立時間是采樣保持電路的一項重要性能指標,特別是在流水線A/D轉換系統(tǒng)中,,其建立時間直接關系到A/D系統(tǒng)的轉換速率,。由于增益自舉型放大器在獲得高增益的同時,能夠有足夠高的帶寬和更小的功耗,,被廣泛應用于開關電容型采樣保持電路中,。增益自舉通過增加輔助運放來提高增益,但會給系統(tǒng)引入零極點,,對建立時間產(chǎn)生很大影響[1],,使系統(tǒng)復雜化。為了簡化分析和設計,,本文采用了具有相同傳輸函數(shù)的P型和N型輔助運放,,并使用共源共柵結構來實現(xiàn)。相比于折疊式結構,,共源共柵結構放大器的次極點更高,,功耗更小,同時利用電容電位平移技術來解決輸入直流電平不匹配的問題,。主運放采用套筒式結構,,以降低功耗。
1 增益自舉型運放的模型分析
1.1 增益自舉型運放
本文討論的增益自舉運算放大器如圖1所示,,由主運放和4個提高增益的輔助運放(虛框內(nèi)為輔助運放具體結構)組成,。輔助運放中, N型輔助運放位于信號路徑上,,對建立時間影響較大[2],。
3 電路的性能仿真
本文采用電容翻轉型結構來測試,取差分輸入范圍FS=2 V,,采樣電容CH=1 pF,,總負載電容為CL=2 pF。采用TSMC公司的0.35 ?滋m CMOS工藝,,在Spectre下,, 對運算放大器進行了仿真驗證。電路的仿真結果顯示,,加入2 pF的負載,,在100 mV的輸入信號下,對于0.01%的建立精度,,其小信號建立時間在5 ns以內(nèi),。表1顯示了文中放大器和參考文獻[2,6]中放大器的比較,,從表中可以看出,,本文設計的運放能在更短的時間內(nèi)達到建立精度,,并且功耗相對較低。
通過對增益自舉型運算放大器模型的簡化和分析發(fā)現(xiàn),,影響建立時間的主要因素包括主運放和輔助運放的帶寬及其相位裕度,。基于這些參數(shù),,提出了一種新的分析方法,,即使用相同的N型輔助運放和P型輔助運放傳輸函數(shù)來簡化分析,同時,,使用共源共柵結構的輔助運放,,在獲得更好的建立時間的同時降低了功耗。采用電容電位平移技術解決了輔助運放輸入直流電平的不匹配問題,。通過比較發(fā)現(xiàn),,本文設計的放大器與同類的其他放大器相比,建立時間縮小了16%以上,,在壓擺率提高40%以上的同時,,只有8 mW的功耗,滿足了高速低功耗采樣保持電路的要求,。
參考文獻
[1] KAMATH Y,MEYER R,,GRAY P.Relationship between frequency response and settling time of operational amplifier[J].IEEE J.Solid-State Circuits,,1974,9(6):347-352.
[2] Yang Yi,,DAVID M B.Modeling and optimization of fastsettling time gain-boosted cascode CMOS amplifiers[J].Proceedings of the IEEE SoutheastCon,,2010:33-36.
[3] AHMADI M M.A new modeling and optimization of gainboosted cascode amplifier for high-speed and low-voltage applications[J].IEEE Transactions on Circuits and Systems—II,2006,,53(3):169-173.
[4] FELDMAN A,,BOSER B,GRAY P.A 13-bit,,1.4-MS/s sigma-deltamodulator for RF baseband channel applications[J].IEEE Solid-StateCircuits,,1998,33(10):1462-1469.
[5] JOHNS D,,MARTIN K.Analog integrated circuit design[M].NY:Wiley,,1997.
[6] MUSA R,YUSOFF Y.Design of single-stage foldedcascode gain boost amplifier for 100 mW 10-bit 50 MS/s pipelined analog-to-digital[J].Journal of Semiconductors,,2008,,29(2):800-804.