《電子技術應用》
您所在的位置:首頁 > 嵌入式技術 > 新品快遞 > MIPS推出新一代Aptiv處理器 可為目標市場提供三種不同的性能水平

MIPS推出新一代Aptiv處理器 可為目標市場提供三種不同的性能水平

包括proAptiv、interAptiv和microAptiv系列產品
2012-05-23

       新款 microAptiv,、interAptiv 和 proAptiv系列內核將處理器性能提升到新的水平

  新聞重點:

  - 全新的系列處理器可為家庭娛樂網絡,、移動和嵌入式應用提供更高水平的性能與效率

  - 高性能 proAptiv 內核在所有可授權處理器IP 內核中取得最高的 CoreMark/MHz 分數,,并同時擁有領先的硅效率

  - 多線程 interAptiv 內核可提供領先的性能效率,在類似的晶圓面積下達到比競爭對手更高的 CoreMark/MHz

  - 高效率 microAptiv 內核在微控制器類內核中達到最高的 CoreMark/MHz分數,,并增加 了DSP 加速和安全特性

  - 多家領先授權客戶已獲得 Aptiv 內核授權

  為數字家庭、網絡和移動應用提供業(yè)界標準處理器架構與內核的領導廠商美普思科技公司 (MIPS Technologies, Inc)宣布推出了新一代 Aptiv微處理器內核,包括 proAptiv,、interAptiv 和 microAptiv 系列產品,,可為目標市場提供三種不同的性能水平。

  基于MIPS32 Release 3架構,,這些新產品將增強 MIPS 在家庭娛樂和網絡市場的領導地位,,并向海量的嵌入式系統(tǒng)延伸,,同時成為移動市場中富有競爭力的替代解決方案。對移動設備來說,,Aptiv可為平板電腦和智能手機的應用處理器提供頂尖的多核性能,為基帶處理提供高效的多線程技術,,并為觸摸屏控制器,、SIM卡和安全,、以及 GPS 等嵌入式控制和應用提供入門級性能,。

  ProAptiv 系列的重要特征:

  - 領先的高端 CPU 性能與效率,超過4.4 CoreMark/MHz 和 3.5 DMIPS/MHz 1的性能,,比同類競爭 內核IP 2相比明顯更小的硅面積

  - 是高端移動設備和智能家庭娛樂產品等聯(lián)網消費電子產品的應用處理器和網絡應用中控制處理器的理想選擇

  - 高效的頂級性能,,可減少許多移動應用中諸如“big.LITTLE”等額外的電源管理設計開銷

  - 比老一代MIPS32 74K/1074K 超標量單核/多核產品高 60%-75% 的 CoreMark 和DMIPS 分數

  - 每個內核1 至多個線程高度可擴展,,并能在多核同步處理系統(tǒng)(CPS)下實現最多可達六個內核的多核系統(tǒng)

  主要的架構特性和增強功能:

  - 高性能多發(fā)射、深度亂序執(zhí)行架構以及先進的分支預測

  - 新款更高性能的浮點運算單元(FPU),,與內核 1 :1 的時鐘頻率,,雙精度執(zhí)行

  - 單核或多核(最多為 6核)配置

  - 增強性能的緊耦合第二代一致性管理器和L2 二級高速緩存控制器,實現更低的系統(tǒng)總延時

  - MIPS ASE v2數字信號處理(DSP)架構擴展

  - 高效的增強虛擬地址(EVA),32位地址下實現3GB以上 的用戶空間訪問

  interAptiv 系列的重要特性:

  - interAptiv 內核采用平衡的9級流水線設計和多線程技術,,可提供領先的性能與效率,,能以比同類競爭內核更小的晶圓面積實現多出 50% 以上的 CoreMark/MHz

  - 適合需要并行處理和對成本和功耗優(yōu)化要求比較高的應用,,如智能網關、LTE基帶處理,、SSD 控制器和汽車電子等

  - 每個內核具備 1 至多個線程的可擴展性解決方案,,并能在多核同步處理系統(tǒng)(CPS)下提供最多四核的多核方案

  特性和增強功能:

  - 多線程流水線實現了雙虛擬處理器,,可被 SMP Linux 操作系統(tǒng)視為兩個完整的 CPU

  - 硬件QoS,、線程管理和線程間通信支持,,能為實時應用實現最佳控制

  - 增強性能的緊耦合第二代一致性管理器和L2 二級高速緩存控制器,實現更低的系統(tǒng)總延時

  - 支持多達兩個 I/O 一致性管理單元

  - 內核和 CPS 級功耗管理

  - L1 一級數據高速緩存,、L2 高速緩存和數據 SPRAM支持 ECC

  - 高效的增強虛擬地址(EVA),,32位地址下實現3GB以上 的用戶空間訪問

  - 可選的浮點運算單元

  microAptiv 系列的重要特性:

  - 低功耗、緊湊,、實時性,,以廣受歡迎的MIPS32 M14K以及 microMIPS 代碼壓縮指令集架構為基礎,并集成了標準 I/O 接口

  - 集成 DSP 和 SIMD功能,,可滿足工業(yè)控制,、智能儀表、汽車和有線/無線通信等各種嵌入式應用的信號處理需求

  - 利用高效的 5 級流水線,,能以 microMIPS 模式達到 3.09 CoreMark/MHz 和 1.57 DMIPS/MHz1,,與競爭對手相比,性能分別高了 40% 和 25%2

  - 面向微控制器和嵌入式應用,,可提供 MCU 和 MPU(集成Cache/MMU)產品版本

  - 與上一代 MIPS 內核和同類競爭產品相比,,可提供更為廣泛的控制和 DSP功能和性能

  - 新的存儲保護單元以增強程序代碼和數據的安全性,microMIPS 執(zhí)行模式,、安全調試模式和2線 cJTAG 支持

本站內容除特別聲明的原創(chuàng)文章之外,,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點,。轉載的所有的文章,、圖片、音/視頻文件等資料的版權歸版權所有權人所有,。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯(lián)系確認版權者,。如涉及作品內容,、版權和其它問題,,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,,避免給雙方造成不必要的經濟損失。聯(lián)系電話:010-82306118,;郵箱:[email protected]