基于FPGA的可編程濾波器的設(shè)計(jì) | |
所屬分類:參考設(shè)計(jì) | |
上傳者:aet | |
文檔大?。?span>474 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:應(yīng)變測(cè)試系統(tǒng)中傳感器輸出信號(hào)非常微弱,,傳感器與測(cè)量?jī)x連接線較長(zhǎng)容易引入干擾信號(hào),,且應(yīng)變儀應(yīng)用場(chǎng)地干擾信號(hào)不同。介紹了一種用FPGA實(shí)現(xiàn)的可編程IIR型濾波器,,該濾波器以二階基本節(jié)為核心,,通過(guò)改變二階基本節(jié)的系數(shù)來(lái)改變?yōu)V波器濾波模型及截止頻率。嵌入式計(jì)算機(jī)把系數(shù)寫入濾波器實(shí)現(xiàn)低通,、高通,、帶通及帶阻濾波。該濾波器在應(yīng)變測(cè)量?jī)x器應(yīng)用上取得了很好效果,。 | |
現(xiàn)在下載 | |
VIP會(huì)員,,AET專家下載不扣分,;重復(fù)下載不扣分,,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2