基于HPI接口的雙CPU水中目標探測平臺設(shè)計 | |
所屬分類:參考設(shè)計 | |
上傳者:aet | |
文檔大?。?span>1823 K | |
標簽: 微處理器|微控制器 | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:針對水中目標探測平臺低功耗和實時性的需求,,提出了一種基于HPI接口的雙CPU目標探測平臺設(shè)計方案,并給出了硬件實現(xiàn),。首次將并行的HPI接口應(yīng)用到水中目標探測平臺上,,有效地提高了數(shù)據(jù)交換速度;采用“Sleep/Wake”工作體制進行軟件編程,,降低了系統(tǒng)功耗,。消聲水池實驗運行結(jié)果表明,該平臺設(shè)計可行,,各功能模塊均正常工作,,系統(tǒng)平均功耗在18 mW左右,達到了預(yù)期的設(shè)計指標,。 | |
現(xiàn)在下載 | |
VIP會員,,AET專家下載不扣分;重復(fù)下載不扣分,,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2