基于FPGA的智能交通車牌定位與識(shí)別技術(shù)報(bào)告——第三屆OpenHW開放源碼硬件與嵌入式大賽三等獎(jiǎng) | |
所屬分類:參考設(shè)計(jì) | |
上傳者:chenyy | |
文檔大?。?span>3654 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:本文主要在Xilinx FPGA上實(shí)現(xiàn)車輛牌照識(shí)別系統(tǒng)。主要分為三個(gè)模塊:a) 軟件模塊:車輛牌照識(shí)別軟件的編寫,;b) 硬件模塊:Xilinx FPGA上的MicroBlaze軟核的建立,;c) 軟硬件綜合:將識(shí)別軟件移植到MicroBlaze軟核上運(yùn)行。 基于FPGA的智能車牌識(shí)別系統(tǒng)主要是編寫車牌識(shí)別的算法,,然后利用FPGA器件對(duì)算法進(jìn)行實(shí)現(xiàn)運(yùn)行,,最后對(duì)已經(jīng)編寫并且成功移植的算法進(jìn)行模塊的生成,,使其成為FPGA上的一個(gè)硬件的IP核。那么對(duì)于整個(gè)項(xiàng)目的設(shè)計(jì)就需要分為車牌識(shí)別的軟件算法設(shè)計(jì)和硬件FPGA算法實(shí)現(xiàn)兩部分,。首先在Windows操作系統(tǒng)下使用VC++6.0編譯器編寫車牌識(shí)別的算法,,然后對(duì)算法進(jìn)行改進(jìn)優(yōu)化無誤后,將實(shí)現(xiàn)的算法進(jìn)行移植,,在FPGA仿真板上進(jìn)行實(shí)現(xiàn),,最后將關(guān)鍵部分算法改寫為Verilog模塊,在FPGA上生成IP核,,以實(shí)現(xiàn)算法的硬件處理固定化,。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分,;重復(fù)下載不扣分,,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2