基于分布式轉(zhuǎn)發(fā)表的路由器設(shè)計(jì)分布式查找算法模塊的verilog測(cè)試激勵(lì)源代碼——第二屆OpenHW開(kāi)放源碼硬件與嵌入式大賽三等獎(jiǎng) | |
所屬分類(lèi):源代碼 | |
上傳者:chenyy | |
文檔大小:4 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:通過(guò)分析NetFPGA平臺(tái)及路由器原理,,本項(xiàng)目將充分利用NetFPGA開(kāi)發(fā)平臺(tái)的資源,,實(shí)現(xiàn)片內(nèi)路由器快路徑處理,其中包括分布式路由查找表和Crossbar交換結(jié)構(gòu),,以提高路由器的處理能力和可擴(kuò)展性,。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專(zhuān)家下載不扣分,;重復(fù)下載不扣分,,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2