信號發(fā)生延遲器申請報告及軟件流程——第二屆OpenHW開放源碼硬件與嵌入式大賽優(yōu)勝獎 | |
所屬分類:調(diào)研報告 | |
上傳者:chenyy | |
文檔大?。?span>30 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:在工業(yè)控制領(lǐng)域中,,我們需要比較精確的定時信號,。比如在現(xiàn)代大型加速器中,觸發(fā)信號,,是由中央控制室的一個500MHz的時鐘源,,經(jīng)過不同的分頻和延時處理后,提供給其他器件作為觸發(fā)源使用,。采用這樣的方式,,可以做到統(tǒng)一管理觸發(fā),并且各個延時觸發(fā)信號之間具有相關(guān)性,,彼此間的晃動比較小,。本次設(shè)計計劃實現(xiàn)一個扇出比是4的小型觸發(fā)延時系統(tǒng),,主要包括兩部分功能:一是對于已知的系統(tǒng)外部信號進行延時;二是系統(tǒng)根據(jù)要求產(chǎn)生一些觸發(fā)信號,,并根據(jù)要求進行延時,。系統(tǒng)的延時時間,觸發(fā)信號的頻率和脈沖寬度能夠根據(jù)實際需要通過遠(yuǎn)端的PC進行實時調(diào)整,。 | |
現(xiàn)在下載 | |
VIP會員,,AET專家下載不扣分;重復(fù)下載不扣分,,本人上傳資源不扣分,。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2