Altera基于ARM的SoC FPGA及FPGA業(yè)界第一款虛擬目標(biāo)
所屬分類:解決方案
上傳者:chenyy
文檔大小:37352 K
標(biāo)簽: FPGA
所需積分:0分積分不夠怎么辦?
文檔介紹:Altera的嵌入式計(jì)劃:您的處理器,,一個(gè)平臺(tái)。SoC FPGA系列的亮點(diǎn):雙核ARM Cortex-A9 MPCore處理器,,28-nm架構(gòu)的Cyclone V SoC FPGA和Arria V SoC FPGA,ARM的輔助系統(tǒng)和Altera的硬件開(kāi)發(fā)流程(Quartus II軟件和Qsys系統(tǒng)集成工具),,成熟的虛擬原型開(kāi)發(fā)方法,,適用于器件專用軟件開(kāi)發(fā)的SoC FPGA虛擬目標(biāo)。 虛擬目標(biāo)與SoC FPGA電路板二進(jìn)制和寄存器兼容,,功能等價(jià),,保證了開(kāi)發(fā)人員以最小的工作量將在虛擬目標(biāo)上開(kāi)發(fā)的軟件移植到實(shí)際電路板上。支持Linux和VxWorks,,并在主要ARM輔助系統(tǒng)開(kāi)發(fā)工具的幫助下,,嵌入式軟件工程師利用虛擬目標(biāo),,使用熟悉的工具來(lái)開(kāi)發(fā)應(yīng)用軟件,,最大限度的重新使用已有代碼,利用前所未有的目標(biāo)控制和目標(biāo)可視化功能,。
現(xiàn)在下載
VIP會(huì)員,,AET專家下載不扣分;重復(fù)下載不扣分,,本人上傳資源不扣分,。