基于FPGA的實時中值濾波器硬件實現(xiàn) | |
所屬分類:技術論文 | |
上傳者:aet | |
文檔大?。?span>238 K | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:針對高清圖像在中值濾波預處理過程中排序量多,、速度慢的特點,,提出適合鄰域圖像并行處理機的分塊存儲方法。在流水線結構下,,1個時鐘周期可以并行處理32個3×3鄰域的中值濾波運算,,實現(xiàn)了高速、實時的1 920×1 080灰度圖像中值濾波器,。 | |
現(xiàn)在下載 | |
VIP會員,,AET專家下載不扣分,;重復下載不扣分,,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權所有 京ICP備10017138號-2