基于FPGA的神經(jīng)振蕩器設(shè)計及優(yōu)化
所屬分類:參考設(shè)計
上傳者:chenyy
文檔大?。?span>482 K
標(biāo)簽: FPGA
所需積分:0分積分不夠怎么辦,?
文檔介紹:本文為神經(jīng)振蕩器提出了一種高效的FPGA實現(xiàn)方案,我們提出了一種改進(jìn)的分布式算法(DA),以便于最大限度地利用FPGA上的查找表 (LUT)資源,。整個系統(tǒng)在Matlab/Simulink下采用Altera公司的DSP Builder 構(gòu)建,。該方案得到了令人滿意的結(jié)果,,實驗結(jié)果同仿真結(jié)果的相關(guān)系數(shù)達(dá)到0.99,。同時,該方法節(jié)約了74%的查找表,,75%的寄存器和100%的嵌入式乘法器資源,。
現(xiàn)在下載
VIP會員,AET專家下載不扣分,;重復(fù)下載不扣分,,本人上傳資源不扣分。