基于分布式算法和FPGA實(shí)現(xiàn)基帶信號(hào)成形的研究 | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大小:258 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:提出了一種采用現(xiàn)場(chǎng)可編程門陣列(FPGA)實(shí)現(xiàn)基帶信號(hào)成形的FIR數(shù)字濾波器硬件電路的方案,。該方案基于分布式算法的思想,利用FPGA豐富的查找表資源,從時(shí)域上對(duì)基帶信號(hào)直接進(jìn)行成形,。因?yàn)樗捎玫某尚畏椒ㄟ\(yùn)算量小、精度高,所以適用于實(shí)時(shí)系統(tǒng),。所設(shè)計(jì)的電路通過硬件仿真,證明能夠滿足系統(tǒng)的要求,具有一定的理論和實(shí)際意義。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分,;重復(fù)下載不扣分,本人上傳資源不扣分,。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2