基于FPGA 的低成本長(zhǎng)距離高速傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn) | |
所屬分類:解決方案 | |
上傳者:chenyy | |
文檔大?。?span>1038 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:為解決目前高速信號(hào)處理中的數(shù)據(jù)傳輸速度瓶頸以及傳輸距離的問(wèn)題,,設(shè) 計(jì)并實(shí)現(xiàn)了一種基于FPGA 的高速數(shù)據(jù)傳輸系統(tǒng),,本系統(tǒng)借助Altera Cyclone III FPGA 的LVDS I/O 通道產(chǎn)生LVDS 信號(hào),,穩(wěn)定地完成了數(shù)據(jù)的高速,、遠(yuǎn)距離傳 輸,。系統(tǒng)所需的8B/10B 編解碼,、數(shù)據(jù)時(shí)鐘恢復(fù)(CDR),、串/并行轉(zhuǎn)換電路,、誤碼 率計(jì)算模塊均在FPGA 內(nèi)利用VHDL 語(yǔ)言設(shè)計(jì)實(shí)現(xiàn),大大降低了系統(tǒng)互聯(lián)的復(fù) 雜度和成本,,提高了系統(tǒng)集成度和穩(wěn)定性,。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,,本人上傳資源不扣分,。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2