浮點(diǎn)反正切函數(shù)的FPGA實(shí)現(xiàn) | |
所屬分類:解決方案 | |
上傳者:chenyy | |
文檔大小:386 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:如何以合理的硬件代價(jià)來實(shí)現(xiàn)高精度浮點(diǎn)超越函數(shù)計(jì)算,,成為了微處理器設(shè)計(jì)過程當(dāng)中的一個(gè)非常重要的問題,。反正切函數(shù)的計(jì)算在數(shù)字信號(hào)處理、導(dǎo)航通訊等諸多領(lǐng)域都有著有重要應(yīng)用,。本文設(shè)計(jì)了一種基于CORDIC算法計(jì)算浮點(diǎn)反正切函數(shù)的的硬件結(jié)構(gòu),,并在Altera公司的FPGA芯片上進(jìn)行了驗(yàn)證,最后在Nios II處理器系統(tǒng)中以用戶自定義指令的形式完成了實(shí)現(xiàn),,通過用 C語言程序來驗(yàn)證了浮點(diǎn)反正切模塊的正確性,。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分,;重復(fù)下載不扣分,,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2