一種基于FPGA實(shí)現(xiàn)的全數(shù)字鎖相環(huán) | |
所屬分類(lèi):技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>245 K | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:鎖相環(huán)被廣泛應(yīng)用于電力系統(tǒng)的測(cè)量和控制中。介紹了一種新型的基于比例積分控制邏輯的全數(shù)字鎖相環(huán)。通過(guò)對(duì)其數(shù)學(xué)模型的分析,,闡述了該鎖相環(huán)的各項(xiàng)性能指標(biāo)與設(shè)計(jì)參數(shù)的關(guān)系,,并由此提出了具體的設(shè)計(jì)方法,,同時(shí)提供了一個(gè)基于MAX+PLUS II軟件和FPGA器件完成的設(shè)計(jì)實(shí)例。仿真和實(shí)測(cè)結(jié)果表明了該鎖相環(huán)設(shè)計(jì)方法的正確性和易實(shí)現(xiàn)性,,也驗(yàn)證了該鎖相環(huán)的良好性能。 | |
現(xiàn)在下載 | |
VIP會(huì)員,,AET專(zhuān)家下載不扣分,;重復(fù)下載不扣分,本人上傳資源不扣分,。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2