基于FPGA的一種新型8通道數(shù)據(jù)采集系統(tǒng) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>269 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:以FPGA為核心控制模塊,,搭載MAX1300為數(shù)據(jù)采集模塊,,完成8通道,、16位精度數(shù)據(jù)采集系統(tǒng),。采集數(shù)據(jù)在FPGA內(nèi)部儲存,,DSP在適當(dāng)時刻對其進行讀取以完成伺服控制工作,。針對以往數(shù)據(jù)采集系統(tǒng)的局限,,F(xiàn)PGA內(nèi)部對所采集數(shù)據(jù)進行預(yù)處理,,減輕了CPU數(shù)據(jù)處理強度和負(fù)擔(dān)。詳細(xì)介紹了各芯片硬件電路設(shè)計,,給出FPGA內(nèi)部各功能模塊邏輯圖,。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分,;重復(fù)下載不扣分,,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2