基于短時(shí)能量和短時(shí)過零率的VAD算法及其FPGA實(shí)現(xiàn) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>309 K | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:介紹了一種基于短時(shí)能量和短時(shí)過零率的VAD算法,并對(duì)該算法進(jìn)行了硬件實(shí)現(xiàn)。對(duì)其中主要的運(yùn)算模塊——濾波器和平方器模塊,,在硬件實(shí)現(xiàn)方法上進(jìn)行了優(yōu)化和改進(jìn),取得了較好效果使其在保證實(shí)時(shí)性要求的同時(shí)節(jié)省了資源,為進(jìn)一步向低成本器件上移植或系統(tǒng)中作為IP模塊應(yīng)用提供了可能性,。 | |
現(xiàn)在下載 | |
VIP會(huì)員,,AET專家下載不扣分;重復(fù)下載不扣分,,本人上傳資源不扣分,。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2