一種基于FPGA的可重構(gòu)密碼芯片的設(shè)計與實現(xiàn) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>2016 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:介紹了SHA-1,、SHA224及SHA256三種安全雜湊算法的基本流程,,采用可重構(gòu)體系結(jié)構(gòu)的設(shè)計思想和方法設(shè)計出一款可實現(xiàn)這三種算法的可重構(gòu)密碼芯片,并對關(guān)鍵路徑進行了優(yōu)化設(shè)計,。最后給出了基于Altera公司的Cyclone系列FPGA的可重構(gòu)密碼芯片的實現(xiàn)結(jié)果,。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分,;重復下載不扣分,,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2