基于CORDIC算法的32位浮點(diǎn)三角超越函數(shù)之正余弦函數(shù)的FPGA實(shí)現(xiàn) | |
所屬分類:解決方案 | |
上傳者:chenyy | |
文檔大?。?span>241 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:本文在傳統(tǒng)CORDIC算法的基礎(chǔ)之上,通過增加迭代次數(shù),,對參數(shù)進(jìn)行了優(yōu)化篩選,,提高了運(yùn)算精度,使設(shè)計出的軟核能夠在精度要求較高的場合中運(yùn)行,,如實(shí)時語音,、圖像信號處理、濾波技術(shù)等,。輸出數(shù)據(jù)經(jīng)過IEEE-754標(biāo)準(zhǔn)化處理,,能夠直接兼容大多數(shù)處 理器,擴(kuò)展了其應(yīng)用范圍,。最終在Altera公司NiosⅡ處理器中通過增加自定義指令的方式完成了硬件實(shí)現(xiàn),。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分,;重復(fù)下載不扣分,,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2