頭條 開(kāi)啟工業(yè)4.0:集成EtherCAT和萊迪思FPGA實(shí)現(xiàn)高級(jí)自動(dòng)化 隨著工業(yè)領(lǐng)域向?qū)崿F(xiàn)工業(yè)4.0的目標(biāo)不斷邁進(jìn),市場(chǎng)對(duì)具備彈性連接、低功耗、高性能和強(qiáng)大安全性的系統(tǒng)需求與日俱增。 然而,實(shí)施數(shù)字化轉(zhuǎn)型并非總是一帆風(fēng)順。企業(yè)必須在現(xiàn)有環(huán)境中集成這些先進(jìn)系統(tǒng),同時(shí)應(yīng)對(duì)軟件孤島、互聯(lián)網(wǎng)時(shí)代前的老舊設(shè)備以及根深蒂固的工作流程等挑戰(zhàn)。它們需要能夠在這些限制條件下有針對(duì)性地應(yīng)用高性能軟硬件的解決方案。 最新資訊 喲,寫(xiě)B(tài)ug呢?Facebook發(fā)布AI代碼調(diào)試工具SapFix 調(diào)試代碼是件很無(wú)聊的事,但是由 Facebook 工程師創(chuàng)建的新型人工智能混合工具——SapFix 可以大大節(jié)約工程師的時(shí)間,同時(shí)還加快了新軟件的推出過(guò)程。 發(fā)表于:9/15/2018 NIPS 2018 | 接收論文情況盤(pán)點(diǎn):谷歌一騎絕塵,微軟朱澤園中四篇一作 NIPS大會(huì)接收論文哪家強(qiáng)?本文對(duì)今年的NIPS 會(huì)議論文接收情況進(jìn)行了梳理。 發(fā)表于:9/15/2018 英特爾發(fā)布全新AI架構(gòu)Nervana,是啥東西? 英特爾在深度學(xué)習(xí)領(lǐng)域的推進(jìn)催生了各種新型架構(gòu),還包括tile、先進(jìn)封裝和更加定制化的解決方案。 發(fā)表于:9/15/2018 FPGA學(xué)習(xí)技巧分享 在學(xué)習(xí)一門(mén)技術(shù)之前我們往往從它的編程語(yǔ)言入手,比如學(xué)習(xí)單片機(jī)時(shí),我們往往從匯編或者C語(yǔ)言入門(mén)。 發(fā)表于:9/14/2018 基于FPGA的簡(jiǎn)易電壓表設(shè)計(jì) 傳統(tǒng)的數(shù)字電壓表設(shè)計(jì)通常以大規(guī)模ASIC(專(zhuān)用集成電路)為核心器件,并輔以少量中規(guī)模集成電路及顯示器件構(gòu)成。這種電壓表的設(shè)計(jì)簡(jiǎn)單、精確度高,但是由于采用了ASIC器件使得它欠缺靈活性,其系統(tǒng)功能固定,難以更新擴(kuò)展。而應(yīng)用FPGA設(shè)計(jì)的電壓表,采用FPGA芯片控制通用A/D轉(zhuǎn)換器,可使速度、靈活性大大優(yōu)于通用數(shù)字電壓表。、 發(fā)表于:9/14/2018 FPGA設(shè)計(jì)要點(diǎn)大匯總,你都注意到了嗎? FPGA的用處比我們平時(shí)想象的用處更廣泛,原因在于其中集成的模塊種類(lèi)更多,而不僅僅是原來(lái)的簡(jiǎn)單邏輯單元(LE)。 發(fā)表于:9/14/2018 基于FPGA的塊存儲(chǔ)器資源功能驗(yàn)證及實(shí)現(xiàn) 可編程邏輯陣列由于具備片內(nèi)資源豐富、靈活、可重構(gòu)等特點(diǎn)在數(shù)字信號(hào)處理、硬件加速及芯片原型驗(yàn)證中具有廣泛的應(yīng)用。塊存儲(chǔ)器作為可編程邏輯陣列中的重要片內(nèi)資源,具備高速及大容量的特點(diǎn)。為了解決高速塊存儲(chǔ)資源功能驗(yàn)證時(shí)序約束要求高等不足,設(shè)計(jì)了采用跨時(shí)鐘域的高速塊存儲(chǔ)器資源功能驗(yàn)證方法,并基于可編程邏輯陣列進(jìn)行了功能仿真驗(yàn)證。實(shí)驗(yàn)結(jié)果表明,該方法能夠滿(mǎn)足640 MHz的高速塊存儲(chǔ)器資源驗(yàn)證需求,并且具備模塊化的特點(diǎn),能夠方便地對(duì)大容量塊存儲(chǔ)器資源進(jìn)行測(cè)試驗(yàn)證。 發(fā)表于:9/14/2018 Globalfounries 7nm工藝2019年大規(guī)模量產(chǎn),高性能處理器頻率可上5GHz GF公司這兩年雖然做到了全球第二大半導(dǎo)體代工企業(yè),但在先進(jìn)工藝的進(jìn)展上一直不太順利,28nm時(shí)就磕磕絆絆,14nm節(jié)點(diǎn)最終放棄了自研的14n XM工藝,直接使用了三星的14nm工藝授權(quán),現(xiàn)在銳龍二代使用的12nm工藝就是他們?cè)?4nm工藝上改進(jìn)而來(lái)的。 發(fā)表于:9/13/2018 臺(tái)積電總裁:病毒是“永恒之藍(lán)”變異,主計(jì)算機(jī)系統(tǒng)未受攻擊 在8月3日就有消息傳出,臺(tái)積電受到計(jì)算機(jī)病毒影響,導(dǎo)致生產(chǎn)線(xiàn)停機(jī),線(xiàn)上所有晶圓報(bào)廢。目前,與臺(tái)積電合作的幾家廠(chǎng)商可能因病毒事件影響導(dǎo)致出貨延期,當(dāng)然臺(tái)積電并沒(méi)有透露受影響的廠(chǎng)家有哪些。 發(fā)表于:9/13/2018 基于SoPC的網(wǎng)絡(luò)入侵檢測(cè)中模式匹配系統(tǒng)設(shè)計(jì) 設(shè)計(jì)了一種基于FPGA的模式匹配系統(tǒng),通過(guò)Verilog HDL語(yǔ)言實(shí)現(xiàn)系統(tǒng)主體;采用開(kāi)源的Snort規(guī)則,選用由“異或”運(yùn)算組成的適合FPGA處理的HashMem函數(shù)進(jìn)行模式匹配;通過(guò)軟件預(yù)處理找出Snort中的沖突模式串進(jìn)行單獨(dú)匹配從而用硬件方法解決沖突。硬件電路采用DM9000A網(wǎng)絡(luò)控制器接收網(wǎng)絡(luò)數(shù)據(jù)。實(shí)驗(yàn)結(jié)果顯示,當(dāng)處理的Snort規(guī)則數(shù)增多時(shí),系統(tǒng)資源消耗低,吞吐量穩(wěn)定,相比于傳統(tǒng)系統(tǒng)隨著規(guī)則數(shù)增加性能下降的特性,此系統(tǒng)更具優(yōu)勢(shì)。 發(fā)表于:9/13/2018 ?…71727374757677787980…?