《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 嵌入式技術(shù) > 業(yè)界動(dòng)態(tài) > 多DSP系統(tǒng)實(shí)現(xiàn)雷達(dá)極化信號(hào)兩對(duì)IQ的采集和處理

多DSP系統(tǒng)實(shí)現(xiàn)雷達(dá)極化信號(hào)兩對(duì)IQ的采集和處理

2008-08-06
作者:鞠鴻彬 吳嗣亮 韓月秋

??? 摘 要: 基于雷達(dá)極化信號(hào)處理技術(shù),,設(shè)計(jì)了一種多DSP方案,,實(shí)現(xiàn)對(duì)雷達(dá)極化信號(hào)兩對(duì)IQ的采集和極化處理。主要包括:采集和校正,、極化參數(shù)估計(jì),、極化濾波,、極化檢測(cè)、PCI接口等功能單元,。介紹通過總線開關(guān)多DSP共享數(shù)據(jù)的方法,、多DSP之間的時(shí)序控制、PCI訪問存儲(chǔ)器等幾個(gè)難點(diǎn)問題,。
??? 關(guān)鍵詞: 極化? 多DSP系統(tǒng)? 總線開關(guān)? 時(shí)序

?

??? 系統(tǒng)設(shè)計(jì)的背景是接收和處理L波段脈沖體制窄帶警戒雷達(dá)變極化改裝后輸出的雙路" title="雙路">雙路IQ信號(hào),。雙路正交天線接收和下變頻解調(diào)系統(tǒng)的框圖見圖1。水平IQ信號(hào)反映了雷達(dá)目標(biāo)回波水平方向反射的幅度和相位信息,,垂直IQ信號(hào)反映了雷達(dá)目標(biāo)回波垂直方向反射的幅度和相位信息,。綜合雙路IQ信息,可以得到雷達(dá)目標(biāo)回波的極化狀態(tài)[1~3],。極化處理單元的設(shè)計(jì)是本文討論的重點(diǎn),。

?


1 極化信號(hào)采集和處理" title="采集和處理">采集和處理系統(tǒng)電路的設(shè)計(jì)
1.1 電路設(shè)計(jì)概況
??? 電路提供了極化采集和處理的硬件平臺(tái)。功能單元包括:采樣和校正,、極化特征參數(shù)" title="特征參數(shù)">特征參數(shù)計(jì)算單元,、虛擬極化加權(quán)單元、極化檢測(cè)單元,、總控單元以及PCI接口等,。
??? 電路實(shí)現(xiàn)框圖如圖2、圖3所示,。該電路的特點(diǎn)是功能模塊化,、邏輯編程控制。多DSP(4片TMSC5402)同時(shí)工作,,靈活方便地實(shí)現(xiàn)各種極化算法,。

?

?


1.2 采集和幅相校正
??? 極化信號(hào)的采集要求四路信號(hào)保持良好的幅相一致性。因此四路信號(hào)經(jīng)過信號(hào)調(diào)理和AD采樣后,,在CPLD1中做FIR幅相校正,。修正包括天線通道在內(nèi)的通道不一致以及正交垂直度的誤差,。
1.3 總線開關(guān)和DSP數(shù)據(jù)共享
??? 四路數(shù)字化的IQ信號(hào)存放在乒乓存儲(chǔ)的DPRAM中,由CPLD做總線開關(guān)切換邏輯,,使極化數(shù)據(jù)可以被DSP1和DSP2單元分時(shí)共享。
1.4 極化特征參數(shù)估算單元(DSP2)
??? 該單元利用采集到的極化數(shù)據(jù),估算目標(biāo)或者雜波的特征極化。采用TI公司的C5402DSP完成,。TMS320C54x系列是TI公司TMS320 DSP家族中的一個(gè)定點(diǎn)DSP系列,。該系列采用16位先進(jìn)的修正哈佛總線結(jié)構(gòu),內(nèi)建具有高度并行性的邏輯算術(shù)單元,、專用硬件邏輯,、豐富的片上" title="片上">片上外設(shè)以及多種片上存儲(chǔ)器組織,由于采用6級(jí)深度的指令流水線,,大大提高了程序的執(zhí)行,。基本參數(shù)如下:時(shí)鐘頻率100MHz,,單指令周期10ns,,片上雙口RAM(DARAM)16K字,片上ROM 4K字,。數(shù)據(jù)/程序空間為64K/64K字,,還有6個(gè)DMA通道。DSP2讀取數(shù)字化的極化數(shù)據(jù),,并判別如在工作窗口之內(nèi),,則啟動(dòng)估算程序。估算出的目標(biāo)或雜波的特征極化,,送到DPRAM中,,由DSP1單元讀走。
1.5 幅相加權(quán)單元(DSP1)
??? 該單元對(duì)采集的極化數(shù)據(jù)進(jìn)行虛擬加權(quán)處理,。權(quán)系數(shù)來自于極化特征參數(shù)估算單元(DSP2),。加權(quán)運(yùn)算后的數(shù)據(jù)通過FIFO緩存以后,DA輸出,。另外也可以送到下一個(gè)DSP單元做極化檢測(cè)等處理,。
1.6 極化檢測(cè)和合并單元(DSP3)
??? 該單元接收經(jīng)過DSP1單元做極化濾波處理的極化數(shù)據(jù),做極化檢測(cè)算法驗(yàn)證。同時(shí)做點(diǎn)跡合并,,送到FIFO緩存,。通過PCI接口送到顯控" title="顯控">顯控計(jì)算機(jī),顯示極化運(yùn)算效果,。該單元也采用C5402DSP完成,。
1.7 總控單元(DSP4)
??? 該單元是整個(gè)電路的總控。傳達(dá)顯控計(jì)算機(jī)的操作模式指令到各個(gè)分單元,。觀察窗口的建立,、按方位排序和取消等工作也由該單元完成。另外,,極化參數(shù)估算單元的結(jié)果也通過該單元送到DPRAM中緩存,。顯控計(jì)算機(jī)通過PCI接口讀取極化參數(shù),。該單元采用TI TMS C5402完成。
1.8? PCI接口
??? PCI接口采用PLX9054實(shí)現(xiàn),。采用C模式,。顯控計(jì)算機(jī)讀寫FIFO和DPRAM,實(shí)現(xiàn)傳達(dá)工作模式控制極化參數(shù)讀取以及極化處理后數(shù)據(jù)讀取的任務(wù),。
1.9? SDC方位單元
??? 該單元接收雷達(dá)自整角機(jī)送來的400Hz方位信號(hào),通過SDC模塊轉(zhuǎn)換成數(shù)字量,。CPLD對(duì)SDC模塊做邏輯控制和方位數(shù)字量的緩存。方位信息一路送到PCI接口給顯控計(jì)算機(jī);一路送到DSP2單元,,判斷方位是否進(jìn)入預(yù)定的工作窗口,。
1.10? 邏輯控制
??? 板上所有邏輯均由CPLD或者FPGA控制。靈活方便,,易于修改,。
2 幾個(gè)難點(diǎn)問題的設(shè)計(jì)
2.1總線開關(guān)實(shí)現(xiàn)多DSP共享數(shù)據(jù)

??? 圖4方法用的芯片多,對(duì)板上的譯碼控制,、印制板走線都帶來困難,。設(shè)計(jì)采用了總線切換和乒乓讀的方式見圖5,用一片CPLD實(shí)現(xiàn)兩個(gè)DSP對(duì)一組數(shù)據(jù)的分享。

?

?

?


??? 方法是DSP1先讀上面兩片DPRAM,,與此同時(shí),,DSP2讀下面兩片DPRAM。也就是DSP1數(shù)據(jù)總線掛在上面兩片DPRAM上,,DSP2數(shù)據(jù)總線掛在下面兩片DPRAM上,。當(dāng)DSP1讀完后發(fā)信號(hào)SW_EN1置1申請(qǐng)交換。同樣,,DSP2讀完后也發(fā)SW_EN2置1申請(qǐng)交換,。如果SW_EN1和SW_EN2均為1,即可以交換,,DSP1數(shù)據(jù)線掛在下兩片DPRAM,,而DSP2數(shù)據(jù)線掛在上兩片DPRAM上。實(shí)現(xiàn)兩個(gè)DSP共享交叉讀一組雙口RAM數(shù)據(jù),。注意:切換發(fā)生后,,產(chǎn)生一個(gè)信號(hào)SW_BUS,兩個(gè)DSP各自采樣到這個(gè)信號(hào),表示可以讀另外兩片DPRAM的數(shù)據(jù)了,。從時(shí)序圖6上可以看到,,總線切換后,有20ns左右的不穩(wěn)定期,。所以在收到SW_BUS信號(hào)為1時(shí),,DSP要延時(shí)20ns再讀另外的兩片DPRAM。也就是DSP讀操作前加兩個(gè)NOP指令,。

?


2.2 多DSP時(shí)序配合
??? 系統(tǒng)上有4片DSP,,各DSP均以雷達(dá)重復(fù)脈沖為工作節(jié)拍產(chǎn)生中斷,,各分系統(tǒng)任務(wù)在一個(gè)雷達(dá)中斷中完成。每個(gè)DSP處理數(shù)據(jù)的流程都是:讀數(shù),、處理、輸出,。當(dāng)DSP用到前面DSP處理后的數(shù)時(shí),,要比前面的DSP工作節(jié)拍慢一個(gè)中斷周期。如圖7,,DSP1處理第n周期時(shí),,DSP3在處理第n-1周期的數(shù)。DSP3接收DSP1處理后的放在FIFO中的數(shù)據(jù),,DSP3處理的數(shù)據(jù)和DSP1處理的數(shù)據(jù)時(shí)間上相差一個(gè)中斷時(shí)間,,也就是一個(gè)雷達(dá)脈沖周期。

?


2.3? PCI接口訪問存儲(chǔ)器設(shè)計(jì)
??? 設(shè)計(jì)采用基于PLX9054的數(shù)據(jù)采集方案[4][5];采用9054 C模式,、PCI局部端掛存儲(chǔ)器的方法,。PCI總線通過9054讀取采集卡中存于FIFO和DPRAM中的數(shù)據(jù)。設(shè)計(jì)工作非常簡單,。用戶所做的工作為三個(gè):
??? 一是燒寫串行EEPROM值,。設(shè)置自己對(duì)系統(tǒng)的有關(guān)資源分配、中斷等信息的要求,。
??? 二是對(duì)PCI局部總線的地址并結(jié)合相關(guān)控制線進(jìn)行譯碼,,選通相應(yīng)的存儲(chǔ)器。
??? 三是利用windriver提供的驅(qū)動(dòng)程序,,在系統(tǒng)上編寫讀寫PCI設(shè)備的應(yīng)用程序,。
??? 這樣,就很方便地實(shí)現(xiàn)了PCI設(shè)備的數(shù)據(jù)采集,。
參考文獻(xiàn)
1 莊釗文.雷達(dá)極化信息處理及其應(yīng)用[M].北京:國防工業(yè)出版社,1999
2 A.J.Poelman.Virtual Polarisation adaptation: a method of increasing the detection capability of a radar system through?polarization-vector processing[J]. IEE Proc.1981,;128(10):465~474
3 王被德.虛擬極化在雷達(dá)接收系統(tǒng)中的應(yīng)用和實(shí)現(xiàn)[J].雷達(dá)科學(xué)與技術(shù),2003;(6)
4 Tom Shanley,,Don Anderson.PCI SYSTEM ARCHITECTURE.MindShare[M],Inc,1999
5 付夢(mèng)印,吳 江.PCI 總線結(jié)構(gòu)[M]. 北京:中國輕工業(yè)出版社,1998

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn),。轉(zhuǎn)載的所有的文章,、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有,。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者,。如涉及作品內(nèi)容、版權(quán)和其它問題,,請(qǐng)及時(shí)通過電子郵件或電話通知我們,,以便迅速采取適當(dāng)措施,,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118,;郵箱:[email protected],。