IC設(shè)計廠商新思科技致力實現(xiàn)新一代系統(tǒng)單芯片(system-on-chips,SoCs)功耗,、效能和面積(PPA)最佳化,,并宣布數(shù)字與定制設(shè)計平臺獲得臺積電3納米制程認(rèn)證。臺積電最新3納米制程技術(shù)照計劃2022年量產(chǎn),。
新思科技指出,,認(rèn)證通過嚴(yán)格驗證,,是以臺積電最新設(shè)計規(guī)則手冊(design rule manual,DRM)和制程設(shè)計套件(process design kit,,PDK)為基礎(chǔ),,取得認(rèn)證也可說是雙方多年合作成果。此外也取得臺積電N4制程認(rèn)證,。
臺積電設(shè)計建構(gòu)管理處副總經(jīng)理Suk Lee表示,。藉由雙方的戰(zhàn)略合作,臺積電能讓客戶實現(xiàn)新一代HPC,、移動,、5G和AI設(shè)計,并快速將創(chuàng)新的產(chǎn)品推向市場,。另外,,數(shù)字設(shè)計流程是以緊密整合的“新思科技融合設(shè)計平臺”為基礎(chǔ),采用最新技術(shù)以確保更快速的時序收斂(timing closure),,以及從合成到布局繞線再到時序及物理簽核的完整流程之間的關(guān)聯(lián)性,。該平臺經(jīng)強(qiáng)化后的合成與全局?jǐn)[置器Security C–TSMC Secret(global placer)引擎,可達(dá)到庫單元(library cell)選擇和布局結(jié)果的最佳化,。
新思科技強(qiáng)調(diào),為了支持臺積電的超低電壓設(shè)計收斂,,新思科技優(yōu)化引擎已改為使用新的footprint優(yōu)化算法,。這些基于雙方戰(zhàn)略伙伴關(guān)系的新技術(shù),對于利用臺積電N3制程的設(shè)計來說,,有助其PPA的提升,。CustomCompiler設(shè)計和布局解決方案是“新思科技客制化設(shè)計平臺”的一環(huán),能為使用臺積電先進(jìn)制技術(shù)的設(shè)計人員帶來更高的生產(chǎn)力,。
多項CustomCompiler強(qiáng)化功能獲得新思科技DesignWare IP團(tuán)隊等3納米先期用戶認(rèn)證,,能降低3納米技術(shù)所需心力。新思科技PrimeSim HSPICE,、PrimeSim SPICE,、PrimeSim Pro和PrimeSim XA模擬器是PrimeSim連續(xù)解決方案的一部分,能改善臺積電3納米芯片設(shè)計的周轉(zhuǎn)時間(turnaround time),,并為電路模擬和可靠性要求提供簽核范疇(signoff coverage),。
新思科技數(shù)字設(shè)計事業(yè)群總經(jīng)理Shankar Krishnamoorthy表示,新思科技與臺積電的持續(xù)合作關(guān)系為先進(jìn)3納米制程帶來高度差異化的解決方案,,讓客戶在設(shè)計復(fù)雜的SoC時更具備成功的信心,。在整體流程中因為有了能實現(xiàn)3納米制程的多項技術(shù)創(chuàng)新,設(shè)計人員得以充分利用PPA的精進(jìn),,進(jìn)行新一代HPC,、行動,、5G和AI設(shè)計。