《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 電源技術(shù) > 設(shè)計(jì)應(yīng)用 > 一款應(yīng)用于物聯(lián)網(wǎng)芯片的皮安級CMOS電壓基準(zhǔn)源
一款應(yīng)用于物聯(lián)網(wǎng)芯片的皮安級CMOS電壓基準(zhǔn)源
2019年電子技術(shù)應(yīng)用第11期
周 爽1,陳新偉2
1.黔東南民族職業(yè)技術(shù)學(xué)院 物聯(lián)網(wǎng)技術(shù)系,,貴州 凱里556000,; 2.福建省信息處理與智能控制重點(diǎn)實(shí)驗(yàn)室 福州市機(jī)器人技術(shù)應(yīng)用聯(lián)合實(shí)驗(yàn)室,福建 福州350108
摘要: 設(shè)計(jì)了一種應(yīng)用于物聯(lián)網(wǎng)芯片的極低功耗電壓基準(zhǔn)源,。由于漏致勢壘降低(Drain-Induced Barrier Lowering,DIBL)效應(yīng),柵致漏極泄漏(Gate-Induced Drain Leakage,,GIDL)效應(yīng)及柵-漏電容饋通效應(yīng)的影響,傳統(tǒng)的基于MOS管漏電流的皮安級電壓基準(zhǔn)源雖然可以實(shí)現(xiàn)較低的溫度系數(shù),,但是線性調(diào)整率及電源抑制比(Power Supply Rejection Ratio,,PSRR)過低,大大限制了其在具有高電源噪聲的物聯(lián)網(wǎng)芯片中的應(yīng)用,。在傳統(tǒng)的雙MOS管電壓基準(zhǔn)源基礎(chǔ)上,,基于0.18 μm CMOS工藝,設(shè)計(jì)了一種新型的自穩(wěn)壓五MOS管電壓基準(zhǔn)源,。Spectre仿真結(jié)果顯示,,0~120 ℃范圍內(nèi),該自穩(wěn)壓五MOS管電壓基準(zhǔn)源的平均溫度系數(shù)為39.2 ppm/℃,;電源電壓1.0~2.0 V范圍內(nèi),,該電壓基準(zhǔn)源的線性調(diào)整率為33.4 ppm/V;負(fù)載電容3 pF情況下,,該電壓基準(zhǔn)的PSRR性能為-9 [email protected] Hz及-62 dB@100 Hz,。另外,在該0.18 μm CMOS工藝下,,該電壓基準(zhǔn)的電流消耗僅為59 pA@27 ℃,,版圖面積僅為5 400 μm2。
中圖分類號: TN402
文獻(xiàn)標(biāo)識碼: A
DOI:10.16157/j.issn.0258-7998.190718
中文引用格式: 周爽,陳新偉. 一款應(yīng)用于物聯(lián)網(wǎng)芯片的皮安級CMOS電壓基準(zhǔn)源[J].電子技術(shù)應(yīng)用,,2019,,45(11):42-46.
英文引用格式: Zhou Shuang,Chen Xinwei. A pico-ampere CMOS voltage reference applied in Internet-of-things chips[J]. Application of Electronic Technique,,2019,,45(11):42-46.
A pico-ampere CMOS voltage reference applied in Internet-of-things chips
Zhou Shuang1,Chen Xinwei2
1.Department of Internet of Things Technology,,Qiandongnan Vocational & Technical College For Nationalities,,Kaili 556000,China,; 2.Fuzhou Joint Laboratory of Robot Technology Application,,F(xiàn)ujian Provincial Key Laboratory of Information Processing and Intelligent Control,F(xiàn)uzhou 350108,,China
Abstract: An ultra-low power consumption voltage reference for Internet-of-things chips is proposed in this paper. Due to the drain-induced barrier lowering(DIBL) effect, gate-induced drain leakage(GIDL) effect and gate-drain capacitance feedthrough effect, the conventional pico-ampere voltage references based on leakage current characteristic can obtain low temperature coefficients. However, the line regulation and power supply rejection ratio(PSRR) are too low to apply in the mixed-signal Internet-of-things chips with high power supply noise. Based on the conventional two-MOSFET voltage reference and a 0.18 μm CMOS process, we proposed a novel self-regulated five-MOSFET voltage reference. Simulation results shows that the mean temperature coefficient is 39.2 ppm/℃ over the temperature range from 0 ℃ to 120 ℃, the line regulation is 33.4 ppm/V over the power supply range from 1.0 V to 2.0 V. With the load capacitance of 3 pF, the performance of PSRR is -92 [email protected] Hz and -62 dB@100 Hz. In addition, with the 0.18 μm CMOS process, the current comsumption is only 59 pA@27 ℃, the layout size is only 5 400 μm2.
Key words : voltage reference,;line regulation;PSRR,;Internet of Things

0 引言

    近年來,,隨著物聯(lián)網(wǎng)(Internet of Things,IoT)設(shè)備的快速發(fā)展及普及,,對于應(yīng)用于物聯(lián)網(wǎng)設(shè)備的芯片提出了越來越多的設(shè)計(jì)要求,。典型的物聯(lián)網(wǎng)設(shè)備一般由鋰電池供電,且為了減小維護(hù)成本,,通常要求物聯(lián)網(wǎng)設(shè)備具有較高的續(xù)航時間,,因此超低功耗成為IoT芯片的首要設(shè)計(jì)目標(biāo)。IoT芯片通常具有較高的集成度,,內(nèi)部的模擬電路部分通常集成了LDOs(Low Dropout Regulators),、ADCs(Analog-to-Digital Converters)及DACs(Digital-to-Analog Converters)等模塊,上述模塊通常都需要高精度的電壓基準(zhǔn)[1-2],。

    典型的電壓基準(zhǔn)源為帶隙電壓基準(zhǔn)源,,具有良好的工藝穩(wěn)定性及較低的溫度系數(shù)[3-4]。但對于超低功耗物聯(lián)網(wǎng)芯片而言,,帶隙基準(zhǔn)源內(nèi)部通常不可避免地使用了低溫漂,、低單位阻值的多晶硅電阻,從而使得如果需要降低功耗只能增大芯片面積,。典型的帶隙基準(zhǔn)功耗處于微安級[3-4],。全CMOS電壓基準(zhǔn)源克服了帶隙電壓基準(zhǔn)源功耗過大的問題,但自偏置電流源使得電流消耗處于納安級[5-6],。

    近些年文獻(xiàn)[7-10]中介紹了幾種皮安級的電壓基準(zhǔn)源,。為了分析這幾種皮安級電壓基準(zhǔn)源的原理及優(yōu)缺點(diǎn),本文選取了文獻(xiàn)[7]中的電路作為典型電路進(jìn)行分析。文獻(xiàn)[7-10]的電路結(jié)構(gòu)及原理基本相同,,都是利用不同閾值電壓器件的閾值電壓差得到基準(zhǔn)電壓,。區(qū)別在于文獻(xiàn)[7]中采用的是不同柵氧化層厚度的MOS管;文獻(xiàn)[8]中的電路采用了自然MOS管(閾值電壓約為0),;文獻(xiàn)[9]雖然采用的是同一種類型的MOS管,,但是利用的是短溝道效應(yīng)造成的同種類型的MOS管閾值電壓不同的特性;文獻(xiàn)[10]中控制PMOS的體電壓進(jìn)而改變PMOS管的閾值電壓實(shí)現(xiàn)了兩種PMOS閾值電壓不同,。文獻(xiàn)[7-10]中的電壓基準(zhǔn)源雖然可以實(shí)現(xiàn)較低的溫度系數(shù)并消耗極低的工作電流,,但是對于應(yīng)用于數(shù)模混合集成電路中的基準(zhǔn)電壓源來說,,抑制電源噪聲的能力同樣重要,。對于大信號與小信號電源噪聲抑制的能力通常用線性調(diào)整率(Line Regulation,LR)與電源抑制比(Power Supply Rejection Ratio,,PSRR)來表示,。然而,文獻(xiàn)[7-10]中,,最好的線性調(diào)整率為3 100 ppm/V,最好的低頻PSRR為-64 dB@≤100 Hz,。上述性能對于要求基準(zhǔn)電壓有高電源抑制能力的系統(tǒng)來說明顯不足,。針對此問題,本文在上述電路基礎(chǔ)上設(shè)計(jì)了一種新型的自穩(wěn)壓型皮安級電壓基準(zhǔn)源,,可以實(shí)現(xiàn)較好的線性調(diào)整率與PSRR性能,。

1 傳統(tǒng)2M電壓基準(zhǔn)

    文獻(xiàn)[7-10]中給出了四種皮安級電壓基準(zhǔn)源。這四種電壓基準(zhǔn)源的工作原理基本相同:都是利用MOS管的漏電流特性實(shí)現(xiàn)皮安級的極低工作電流,;采用不同閾值電壓MOS管的閾值電壓差實(shí)現(xiàn)相應(yīng)的基準(zhǔn)電壓輸出,。其中以文獻(xiàn)[7]中的雙MOS管(two-MOSFET,2M)電壓基準(zhǔn)電路較為典型,,因此本節(jié)對該電路進(jìn)行分析,。

    文獻(xiàn)[7]中的2M電壓基準(zhǔn)電路如圖1所示。MN1是柵源短接的對應(yīng)工藝下的常規(guī)閾值電壓隔離型NMOS管,,MN2是二極管連接的對應(yīng)工藝下的高閾值電壓NMOS管,。

wdz6-t1.gif

1.1 溫度補(bǔ)償原理

    首先分析該2M電壓基準(zhǔn)的溫度補(bǔ)償原理。對于偏置在亞閾值區(qū)的MOS管來說,,漏極電流ID與柵源電壓VGS之間的關(guān)系可以表示為[8]

    wdz6-gs1.gif

其中μ是載流子遷移率,,COX是單位面積的柵氧化層電容,K是MOS管的寬長比,,VT=kBT/q是熱電勢,,kB是玻爾茲曼常量,T是絕對溫度,q是電子電荷量,,VTH是閾值電壓,,η是亞閾值斜率因子。上述這些參數(shù)中,,載流子遷移率μ及閾值電壓VTH是關(guān)于溫度的函數(shù),,其他參數(shù)是基本與溫度無關(guān)的常量。另外,,對于同種工藝下不同閾值電壓的MOS器件,,這里用VTH1表示常規(guī)閾值電壓的MOS管,VTH2表示高閾值電壓的器件,;COX1與COX2分別表示常規(guī)MOS管與高閾值電壓MOS管的單位面積柵氧化層電容,;η1與η2分別表示常規(guī)MOS管與高閾值電壓MOS管的亞閾值斜率因子。根據(jù)參考文獻(xiàn)[8],,當(dāng)VDS大于200 mV時,,由于式(1)中的最后一項(xiàng)造成的誤差只有0.03%,因此式(1)可以簡化為[8]

    wdz6-gs2.gif

    因?yàn)闃O低的工作電流,,圖1中的MN1與MN2都工作在亞閾值區(qū),。忽略寄生二極管的泄漏電流,流過MN1的電流與流過MN2的電流相等,,即:

wdz6-gs3-8.gif

1.2 線性調(diào)整率與PSRR

    上述2M電壓基準(zhǔn)源的線性調(diào)整率主要受到以下兩個因素影響:(a)漏致勢壘降低(Drain-Induced Barrier Lowering,,DIBL)效應(yīng)。相對于大的電源變化來說,,輸出基準(zhǔn)電壓的變化可以忽略,,因此MN1的漏-源電壓變化等價于電源電壓變化。由于DIBL效應(yīng),,工作電流隨漏-源電壓變化而變化,,進(jìn)而影響基準(zhǔn)電壓。(b)柵致漏極泄漏(Gate-Induced Drain Leakage,,GIDL)效應(yīng),。圖1中MN1柵-源短接,即MN1的柵-漏電壓變化與MN1的柵-漏電壓變化相同,,因此由于GIDL效應(yīng),,工作電流隨漏-源電壓變化而變化,進(jìn)而影響基準(zhǔn)電壓,。圖1中的2M電壓基準(zhǔn)的線性調(diào)整率可以用式(9)表示:

wdz6-gs9-10.gif

其中r1,、r2、c1及c2分別為MN1的等效導(dǎo)通電阻,、MN2的等效導(dǎo)通電阻,、MN1的等效寄生電容,、MN2的等效寄生電容與負(fù)載電容的總電容。由于MN2為二極管連接方式,,通常情況下r1遠(yuǎn)大于r2,,因此可以獲得不錯的低頻PSRR。但是在大部分CMOS工藝中,,該低頻PSRR集中于-40 dB附近[7-10],。進(jìn)一步提高低頻PSRR的方法可以嘗試通過增大MOS管的溝道長度,但是僅能提升若干dB的性能,,且版圖面積會急劇增加,。極點(diǎn)p1的位置一般高于零點(diǎn)z1,因此該類型電壓基準(zhǔn)的PSRR在高頻范圍內(nèi)會惡化,。提高高頻范圍內(nèi)的PSRR的方法可以通過增加負(fù)載電容的大小,,以盡可能使p1靠近z1

2 本設(shè)計(jì)的5M電壓基準(zhǔn)

    針對文獻(xiàn)[7-10]中的電壓基準(zhǔn)源線性調(diào)整率與低頻PSRR性能較差的問題,,本文在文獻(xiàn)[7]中的電路的基礎(chǔ)上設(shè)計(jì)了一種新型的五MOS管(Five-MOSFET,,5M)電壓基準(zhǔn)源,如圖2所示,。應(yīng)用自穩(wěn)壓技術(shù),,本設(shè)計(jì)的5M電壓基準(zhǔn)源可以大大提高其線性調(diào)整率與低頻PSRR的性能。

wdz6-t2.gif

    如圖2所示,,MN1和MN2與圖1中的器件對應(yīng),。MN3與MN2組成電流鏡,復(fù)制流過MN2的電流,。MP2與MP1是兩個PMOS晶體管。各個晶體管的尺寸如圖2的標(biāo)注所示,。1.2節(jié)分析了2M電壓基準(zhǔn)線性調(diào)整率與低頻PSRR較差問題的原因是MN1的漏-源/柵電壓隨電源電壓變化而變化,,進(jìn)而影響工作電流并惡化輸出基準(zhǔn)電壓。換句話說,,如果MN1的漏-源/柵電壓幾乎不隨電源電壓變化而變化,,理論上可以獲得非常高的線性調(diào)整率與低頻PSRR性能。一般的高性能電壓基準(zhǔn)源常采用預(yù)穩(wěn)壓結(jié)構(gòu),,即采用兩級串聯(lián)的方式來隔離電源噪聲,,使得第二級的供電電壓幾乎不隨電源電壓變化而變化,但是預(yù)穩(wěn)壓結(jié)構(gòu)會消耗額外的電源裕度,,使得其不適用于低電源電壓供電的系統(tǒng)中,。如果將MN1的漏-源/柵電壓鉗位在一個不隨電源電壓變化而變化的電壓上,則可以獲得較高的電源抑制性能,。

    在本設(shè)計(jì)中,,采用一種新型的結(jié)構(gòu):將2M基準(zhǔn)源的工作電流(ID0)復(fù)制,,并流過一個PMOS晶體管MP1,該晶體管的柵-源電壓作為MN1的漏-柵/源鉗位電壓,,本文中稱該結(jié)構(gòu)為自穩(wěn)壓結(jié)構(gòu),。首先假設(shè)電源電壓有一個大的變化,如果ID0出現(xiàn)一個較小的變化量,,且電流鏡的復(fù)制能力較好(ID0=ID1),,則VSGP1(MP1的柵源電壓)有一個很小的變化量(相對于電源電壓的變化量),該變化量會進(jìn)一步削減ID0的變化量,,即使得ID0穩(wěn)定,,進(jìn)而使得輸出基準(zhǔn)電壓VREF穩(wěn)定。上述負(fù)反饋過程使得基準(zhǔn)電壓VREF幾乎不隨電源電壓變化而變化,。實(shí)際上,,電源電壓的變化會引起MN3的漏-源電壓變化(VDSN3=VDD-VSGP1-VSGP2,相對于VDSN3,,可以假設(shè)VSGP1與VSGP2幾乎不變),,進(jìn)而由于DIBL效應(yīng)與GIDL效應(yīng),ID1隨電源電壓增大而輕微增大,。

    本設(shè)計(jì)的5M電壓基準(zhǔn)的線性調(diào)整率可以近似表示為:

    wdz6-gs11.gif

其中LR0為由MN1與MN2構(gòu)成的2M電壓基準(zhǔn)源的線性調(diào)整率,。為了驗(yàn)證該公式,本文首先在本設(shè)計(jì)采用的0.18 μm工藝下仿真了2M電壓基準(zhǔn)源(參數(shù)如圖2標(biāo)注所示)的線性調(diào)整率,。電源電壓范圍為1.0 V~2.0 V,,得到LR0=6 950 ppm/V。將LR0帶入式(11),,可以得到預(yù)測的線性調(diào)整率為48.3 ppm/V,。第3節(jié)中會給出實(shí)際的5M電壓基準(zhǔn)源線性調(diào)整率的仿真結(jié)果,可以看到仿真后的線性調(diào)整率為33.7 ppm/V,,與預(yù)測值較為接近,。

    5M電壓基準(zhǔn)源位于低頻段(≤1 Hz)的PSRR特性可以簡單表示為:

    wdz6-gs12.gif

    2M電壓基準(zhǔn)源仿真后的低頻PSRR為-47 dB@≤1 Hz,代入式(12),,可以得到預(yù)測的低頻PSRR(≤1 Hz)為-94 dB,。第3節(jié)中會給出實(shí)際的5M電壓基準(zhǔn)源PSRR的仿真結(jié)果,可以看到仿真后的PSRR為-92 dB@≤0.01 Hz,,與預(yù)測值較為接近,。由于極低的工作電流,主極點(diǎn)位置低于1 Hz,,因此1 Hz附近的PSRR比0.01 Hz處的PSRR稍差,。

    式(7)給出了得到最低溫度系數(shù)的條件。在特定工藝條件下,,要滿足該條件,,MN1與MN2的尺寸之比必須處于設(shè)定為一個特定的值,。但是在實(shí)際的CMOS工藝中,工藝波動要求該特定的值可以調(diào)整以得到最低的溫度系數(shù),。圖2的右上角是MN1的3位修調(diào)電路,,雖然增加修調(diào)位數(shù)可以增加修調(diào)精度,但是MOS開關(guān)帶來的漏電反而會惡化溫度系數(shù),。

3 仿真與討論

    基于0.18 μm CMOS工藝,,本設(shè)計(jì)的5M電壓基準(zhǔn)源的版圖如圖3所示。版圖面積為90 μm×60 μm,,其中隔離型NMOS晶體管(MN1)及負(fù)載電容占據(jù)了較大的版圖面積,。

wdz6-t3.gif

    圖4(a)~(c)分別給出了修調(diào)后本設(shè)計(jì)的5M電壓基準(zhǔn)源在TT、FF,、FS,、SS及SF五種工藝角下的輸出基準(zhǔn)電壓后仿真后的溫度特性曲線。仿真溫度范圍為0 ℃~120 ℃,,電源電壓恒定為1.0 V,。TT、FF,、FS,、SS及SF五種工藝角下的溫度系數(shù)分別為31.5 ppm/℃、53.3 ppm/℃,、31.3 ppm/℃,、45.1 ppm/℃及44.2 ppm/℃。圖4(d)給出了本設(shè)計(jì)的5M電壓基準(zhǔn)源在電源電壓處于1.0 V~2.0 V范圍內(nèi)輸出基準(zhǔn)電壓的曲線,。電源電壓從1.0 V變化到2.0 V,,基準(zhǔn)電壓僅變化16 μV,對應(yīng)的線性調(diào)整率為33.7 ppm/V,。圖4(e)給出了本設(shè)計(jì)的5M電壓基準(zhǔn)源的PSRR特性,。0.01 Hz處,該基準(zhǔn)源的PSRR達(dá)到了-92 dB,;100 Hz處,該基準(zhǔn)源的PSRR仍然有-62 dB,。圖4(f)給出了該電壓基準(zhǔn)源的啟動波形,。由于極低的工作電流及較大的負(fù)載電容,該電壓基準(zhǔn)源的啟動時間較長,,達(dá)到了51 ms,。圖4(g) 給出了該電壓基準(zhǔn)源的噪聲譜密度特性。0.1 Hz到10 Hz范圍內(nèi),,等效輸出噪聲為10.1 μV,;1 Hz處的噪聲密度為4.5 μV/√Hz,。圖5(h)~(i)分別給出了本設(shè)計(jì)的電壓基準(zhǔn)源的基準(zhǔn)電壓及溫度系數(shù)的500次蒙特卡洛仿真結(jié)果?;鶞?zhǔn)電壓的平均值為482.9 mV,,溫度系數(shù)的平均值為39.2 ppm/℃。

wdz6-t4.gif

    表1給出了本設(shè)計(jì)的5M電壓基準(zhǔn)源與文獻(xiàn)中的皮安級電壓基準(zhǔn)源的性能對比,。與文獻(xiàn)[7-8,,10]相比,在實(shí)現(xiàn)了同等數(shù)量級的溫度系數(shù),、電流消耗,、版圖面積基礎(chǔ)上,本設(shè)計(jì)的電壓基準(zhǔn)源的線性調(diào)整率至少提高了98.9%,,低頻PSRR(100 Hz處)至少提升了-14 dB,。與文獻(xiàn)[9]相比,線性調(diào)整率提升了99.8%,,低頻PSRR(0.01 Hz處)至少提升了-28 dB,,雖然在100 Hz處PSRR略低了2 dB。由表1可以看出,,本設(shè)計(jì)的5M電壓基準(zhǔn)源在消耗皮安級電流基礎(chǔ)上,,實(shí)現(xiàn)了超高性能的線性調(diào)整率及PSRR,同時獲得了較低的溫度系數(shù)并消耗了較小的版圖面積,。

wdz6-b1.gif

4 結(jié)論

    本文在傳統(tǒng)的雙MOS管電壓基準(zhǔn)源基礎(chǔ)上,,基于0.18 μm CMOS工藝,設(shè)計(jì)了一種新型的自穩(wěn)壓五MOS管電壓基準(zhǔn)源,。Spectre仿真結(jié)果顯示,,0 ℃~120 ℃范圍內(nèi),該自穩(wěn)壓五MOS管電壓基準(zhǔn)源的平均溫度系數(shù)為39.2 ppm/℃,;電源電壓1.0 V~2.0 V范圍內(nèi),,該電壓基準(zhǔn)源的線性調(diào)整率為33.4 ppm/V;負(fù)載電容3 pF情況下,,該電壓基準(zhǔn)的PSRR性能為-92 [email protected] Hz及-62 dB@100 Hz,。另外,在該0.18 μm CMOS工藝下,,該電壓基準(zhǔn)的電流消耗僅為59 pA@27 ℃,,版圖面積僅為5 400 μm2。與文獻(xiàn)中的設(shè)計(jì)相比較,,本設(shè)計(jì)的皮安級電壓基準(zhǔn)源可以應(yīng)用于高電源噪聲的物聯(lián)網(wǎng)芯片設(shè)計(jì)中,。

參考文獻(xiàn)

[1] 侯佳力,胡毅,,何洋,,等.用于SAR ADC的片上多模式基準(zhǔn)電壓產(chǎn)生電路的設(shè)計(jì)[J].電子技術(shù)應(yīng)用,,2018,44(7):34-37,,41.

[2] 馮曉星,,唐飛,李琰,,等.低功耗無線物聯(lián)網(wǎng)終端的電源管理系統(tǒng)設(shè)計(jì)[J].半導(dǎo)體技術(shù),,2018,43(12):881-887.

[3] CHEN H M,,LEE C C,,JHENG S H,et al.A sub-1 ppm/℃ precision bandgap reference with adjusted-temperature-curvature compensation[J].IEEE Transactions on Circuits and Systems I Regular Papers,,2017,,64:1308-1317.

[4] MA B,YU F.A Novel 1.2-V 4.5-ppm/℃ curvature-compensated CMOS bandgap reference[J].IEEE Transactions on Circuits & Systems I Regular Papers,,2014,,61:1026-1035.

[5] ZHANG H,LIU X,,ZHANG J,,et al.A nano-Watt MOS-only voltage reference with high-slope PTAT voltage generators[J].IEEE Transactions on Circuits & Systems II  Express Briefs,2017,,99:1-5.

[6] LUCA M,,F(xiàn)ELICE C,PASQUALE C,,et al.A 2.6 nW,,0.45 V temperature-compensated subthreshold CMOS voltage reference[J].IEEE Journal of Solid-State Circuits,2011,,46:465-474.

[7] ALBANO D,,CRUPI F,CUCCHI F,,et al.A picopower temperature-compensated, subthreshold CMOS voltage reference[J].International Journal of Circuit Theory &  Applications,,2015,42:1306-1318.

[8] LEE I,,SYLVESTER D,,BLAAUW D.A subthreshold voltage reference with scalable output voltage for low-power IoT systems[J].IEEE Journal of Solid-state Circuits,2017,,52:1443-1449.

[9] ALBANO D,,CRUPI F,,CUCCHI F,,et al.A sub- kT/q voltage reference operating at 150 mV[J].IEEE Transactions on Very Large Scale Integration Systems,,2015,23:1547-1551.

[10] DONG Q,,YANG K,,BLAAUW D,et al.A 114-pW PMOS-only, trim-free voltage reference with 0.26% within-wafer inaccuracy for nW systems[C].IEEE Symposium on VLSI Circuits(VLSI-Circuits),,2016:1-2.



作者信息:

周  爽1,,陳新偉2

(1.黔東南民族職業(yè)技術(shù)學(xué)院 物聯(lián)網(wǎng)技術(shù)系,貴州 凱里556000,;

2.福建省信息處理與智能控制重點(diǎn)實(shí)驗(yàn)室 福州市機(jī)器人技術(shù)應(yīng)用聯(lián)合實(shí)驗(yàn)室,,福建 福州350108)

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載,。