《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 新品快遞 > 賽靈思ISE 12設計套件用智能時鐘門控技術降低動態(tài)功耗30% 開啟新的生產(chǎn)力時代

賽靈思ISE 12設計套件用智能時鐘門控技術降低動態(tài)功耗30% 開啟新的生產(chǎn)力時代

AMBA 4 AXI4 設計保存的IP支持與創(chuàng)新加上 ISE功耗優(yōu)化
2010-05-05

     全球可編程平臺領導廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )日前推出ISE® 12軟件設計套件,,實現(xiàn)了具有更高設計生產(chǎn)力的功耗和成本的突破性優(yōu)化。ISE 設計套件首次利用“智能”時鐘門控技術,,將動態(tài)功耗降低多達30%,。此外,該新型套件還提供了基于時序的高級設計保存功能,、為即插即用設計提供符合AMBA 4 AXI4 規(guī)范的IP支持,,同時具備第四代部分重配置功能的直觀設計流程,可降低多種高性能應用的系統(tǒng)成本,。

     在為所有Xilinx® Virtex®-6Spartan®-6 FPGA 產(chǎn)品系列提供全面生產(chǎn)支持的同時,,ISE 12 版本作為業(yè)界唯一一款領域?qū)S迷O計套件,不斷發(fā)展和演進,,可以為邏輯,、數(shù)字信號處理(DSP)、嵌入式處理以及系統(tǒng)級設計提供互操作性設計流程和工具配置,。此外,,賽靈思還在ISE 12套件中采用了大量軟件基礎架構,并改進了設計方法,,從而不僅可縮短運行時間,,提高系統(tǒng)集成度,而且還能在最新一代器件產(chǎn)品系列和目標設計平臺上擴展IP 互操作性,。

賽靈思 ISE 設計套件高級市場營銷總監(jiān) Tom Feist

      賽靈思ISE 設計套件高級市場營銷總監(jiān)Tom Feist 指出:“賽靈思FPGA 為各種應用和市場領域成千上萬的設計人員提供創(chuàng)新平臺。設計人員在他們的新一代產(chǎn)品中繼續(xù)不斷地采用賽靈思的FPGA,,因為借助我們的產(chǎn)品,,他們能在縮減系統(tǒng)成本、降低功耗以及提高性能等要求方面實現(xiàn)最佳平衡,。ISE 12設計套件專門為滿足設計者的上述目標進行了優(yōu)化,,包括通過功耗和成本方面的軟件創(chuàng)新,最大限度地發(fā)揮Virtex-6Spartan-6 器件及平臺的功能,,并且顯著提高了整體設計生產(chǎn)力,。”

智能自動化實現(xiàn)功率優(yōu)化

     ISE 12設計套件推出了FPGA 業(yè)界首款帶自動化分析與精細粒度(邏輯切片)優(yōu)化功能的智能時鐘門控技術。該功能專為減少轉(zhuǎn)換次數(shù)而開發(fā),,而轉(zhuǎn)換次數(shù)正是降低數(shù)字設計動態(tài)功耗的主要因素,。上述技術的工作原理是,利用一系列獨特的算法來分析設計方案,以檢測每個FPGA 邏輯切片中轉(zhuǎn)換時不改變下游邏輯和互聯(lián)的順序元件(即“轉(zhuǎn)換”),。該軟件生成的時鐘啟用邏輯會自動關閉邏輯切片級不必要的活動,,避免關閉整個時鐘網(wǎng)絡,這樣可以節(jié)省大量的功耗,。

 生產(chǎn)力更高,,性能更強

     ISE 12 設計套件的高級設計保存功能使設計人員能夠通過可重復使用的時序結果快速實現(xiàn)設計時序收斂。設計人員不僅能將設計方案進行分區(qū),,集中精力滿足關鍵模塊所需的時序功能,,而且還可在進行其他部分的設計工作時將這些模塊鎖定,以保存其布局布線,。為推出即插即用型FPGA 設計,,賽靈思正對開放式ABMA 4 AXI4 互聯(lián)協(xié)議上的IP 接口進行標準化,這既簡化了賽靈思及第三方供應商提供的IP集成工作,,同時最大限度地提高了系統(tǒng)性能,。為了高效映射于FPGA 架構,賽靈思還與ARM 公司共同定義了AXI4,、AXI4-Lite 和AXI4-Stream 規(guī)范,。

 

部分重配置降低成本

     桑迪亞國家實驗室(Sandia National Laboratories.)嵌入式系統(tǒng)工程師Jonathon Donaldson 指出:“部分重配置功能對太空應用非常重要,它不僅能支持設備在軌‘升級’,,而且還能大幅減少對抗輻射非易失存儲器的需求,,這種存儲器通常非常昂貴而密度較低。自從部分重配置技術隨賽靈思FPGA 誕生以來,,我們就一直使用這種技術,,而且對工具的質(zhì)量改進很滿意。有關工具非常實用,,幾乎適用于各種情況,。ISE 設計套件最新版本則讓這些工具更加方便易用。”

     部分重配置技術能在不中斷其它邏輯工作的情況下下載部分bit 文件,,從而動態(tài)修改FPGA 邏輯塊,。ISE 設計套件12采用直觀接口,以及與用戶熟悉的標準ISE 設計流程緊密結合的簡化設計方法,,從而使部分重配置技術能夠輕松運用于賽靈思FPGA 器件中,。ISE 部分重配置流程現(xiàn)在使用同樣的業(yè)經(jīng)驗證的賽靈思工具和方法,滿足時序收斂,、設計管理與平面規(guī)劃以及設計保存的需求,。

     由于支持第四代“即時”部分重配置技術,設計人員能在盡可能小型化的器件中集成多種高級應用,,從而大幅降低系統(tǒng)成本與功耗,。新一代有線光學傳輸網(wǎng)絡(OTN) 解決方案的開發(fā)人員實施一個40G多端口復用轉(zhuǎn)換器接口,,相對于不支持部分重配置的器件而言所需的資源減少了三分之一。包括軟件無線電在內(nèi)的眾多其它應用也受益于賽靈思FPGA 按需重配置功能所提供的更高靈活性優(yōu)勢,。

立即啟動設計工作

     ISE 設計套件12創(chuàng)新技術將分階段推出,,其中面向Virtex-6 FPGA 設計的智能時鐘門控技術現(xiàn)已隨12.1版本推出;面向Virtex-6 FPGA 設計的部分重配置技術將隨12.2 版本推出,;而AXI4 IP 支持將隨12.3 版本推出,。ISE 12 套件可與Aldec、Cadence Design Systems,、Mentor Graphics 以及Synopsys等公司推出的最新仿真和綜合軟件協(xié)同工作,。

     此外,相對于前版而言,,通過改進嵌入式設計技術,,12.1 版軟件的邏輯綜合平均速度提升2 倍,大型設計實施運行時間縮短1.3 倍,。12.1 版本軟件還為Virtex-6 FPGA 多模無線電目標設計平臺,、Spartan-6 FPGA 工業(yè)自動化與工業(yè)影像目標設計平臺以及Virtex-6 HXT FPGA 100G OTN 和包處理目標設計平臺(今年晚些時候推出)提供了擴展的并經(jīng)生產(chǎn)驗證的IP。

定價與供貨情況

     ISE 12.1設計套件可立即提供各種ISE 版本,,邏輯版本的起始價格為2,995 美元,。客戶可從賽靈思網(wǎng)站免費下載全功能30 天評估版本,。歡迎立即使用12.1 版軟件,,如欲了解ISE 12設計套件中有關降低功耗與成本的設計方法和生產(chǎn)力創(chuàng)新的更多詳情,敬請訪問:www.xilinx.com/cn/ISE,。

關于賽靈思Xilinx公司

    賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))是全球可編程平臺領導廠商,。欲了解有關賽靈思公司的更多信息,請訪問公司網(wǎng)站 http://www.xilinx.com/cn,。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點,。轉(zhuǎn)載的所有的文章,、圖片、音/視頻文件等資料的版權歸版權所有權人所有,。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權者。如涉及作品內(nèi)容,、版權和其它問題,,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,,避免給雙方造成不必要的經(jīng)濟損失,。聯(lián)系電話:010-82306118,;郵箱:aet@chinaaet.com。