《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 新品快遞 > 萊迪思推出適用于SERDES 和視頻時鐘分配的開發(fā)平臺

萊迪思推出適用于SERDES 和視頻時鐘分配的開發(fā)平臺

新款評估板用以演示超低抖動,、低成本差分時鐘IC
2009-12-15
作者:萊迪思
</a>萊迪思" title="萊迪思">萊迪思" title="萊迪思">萊迪思半導體公司( NASDAQ LSCC)今日發(fā)布ispClock™ 5400D 可編程時鐘器件的評估板,價格為169美元。這款新的評估板是適用于ispClock5400D差分時鐘分配器件的評估和設計的易于使用的開發(fā)平臺,。該款評估板還可以用于查看5400D器件的性能和在系統(tǒng)編程,或者用作LatticeECP3™ FPGA串行協(xié)議或視頻協(xié)議評估板的副板或時鐘源,。

 

通常,,只有帶有LVDSLVPECL接口的價格昂貴的振蕩器才可用作FPGA SERDES接口應用的參考時鐘源。而現(xiàn)在ispClock5400D器件提供超低抖動差分時鐘輸出,,可以用來驅動FPGA,、ASSPASIC的通用時鐘源以及SERDES參考時鐘源。該評估板演示了如何將低成本的CMOS振蕩器連接到ispClock5400D器件,,為XAUI應用或270 MHz SDI視頻應用產(chǎn)生高質(zhì)量的時鐘,。

 

萊迪思混合信號器件產(chǎn)品經(jīng)理Shyam Chandra 表示:“新款評估板為使用ispClock5400D器件實現(xiàn)差分時鐘提供了一個優(yōu)異的開發(fā)平臺。該平臺提供了一種快速接口到測試設備平臺的方法,,以確保5400D系列較低的周期和相位抖動性能,。傳統(tǒng)的時鐘分配IC并不能很好地解決電路板上有關時序問題的設計挑戰(zhàn);事實上,,在許多情況下,,解決時序問題需要重新進行電路板布局和生產(chǎn)。我們的新款評估板展示了ispClock5400D器件相偏控制的靈活性,,其成本遠低于傳統(tǒng)的時鐘分配IC,。”

 

關于ispClock5400D評估板

 

ispClock5400D評估板是一個多功能、易于使用的硬件開發(fā)平臺,,適用于ispClock可編程時鐘器件的評估和設計,。該平臺基于一塊6" x 4"評估板,帶有48引腳無鉛QFNS封裝的ispClock 5406D器件,、SMA連接口,、晶體振蕩器電路以及用于JTAGI2C總線和測試的擴展插頭,。該套件包括預先配置的ispClock5400D演示設計,,用以演示器件的低抖動性能和時間偏移/相位偏移輸出控制。該板使用開關和按鈕進行控制,。還提供一個引腳來訪問ispClock5406D器件的I2C總線接口,。

 

用戶可使用PAC-Designer®ispVM™軟件擴展或修改預先配置的演示設計ispClock系列的設計軟件PAC-Designer可從萊迪思網(wǎng)站免費下載,,www.latticesemi.com/products/designsoftware/pacdesigner

 

定價和供貨情況

 

ispClock5400D評估板的價格為169美元,。該板可即刻通過萊迪思網(wǎng)上商店www.latticesemi.com/store或萊迪思授權的代理商www.latticesemi.com/sales進行購買,。所有ispClock5400DLatticeECP3器件已完全符合量產(chǎn)標準,并開始接受批量訂貨,。

 

更多有關ispClock5400D評估板的信息,,請訪問www.latticesemi.com/5400D_board

 

關于ispClock可編程時鐘器件

 

ispClock5400D器件系列具有在系統(tǒng)可編程差分時鐘分配以及全面的可編程特性,用戶能夠基于分頻器和PLL功能編程產(chǎn)生不同頻率,。其它的功能有:多個差分I / O口,,支持多種標準并且同時保持高性能系統(tǒng)所需的低抖動特性。ispClock5400D系列支持用于多種可編程差分輸入?yún)⒖?span lang="EN-US">/反饋標準的差分輸出驅動器,,這些標準包括:LVDS,、LVPECLHSTL,、SSTLHCSL,。還包括片上可編程終端和一個時鐘A/B選擇多路開關、可編程時間偏移,、可編程相偏和各種可編程輸出使能功能,。通過I2C,用戶可以訪問幾乎所有的ispClock5400D可編程功能,。

 

ispClock5400D保持極低的抖動:

 

超低周期-周期抖動(29ps峰-峰)

超低的周期抖動(2.5ps

低輸出至輸出相偏(<75ps

 

更多有關萊迪思ispClock器件系列的信息,,請訪問www.latticesemi.com/products/ispclock

 

關于LatticeECP3 FPGA

 

低功耗高價值第三代LatticeECP3系列業(yè)界擁有SERDES功能FPGA器件中,,具有最低功耗和價格的產(chǎn)品系列,。LatticeECP3 FPGA系列提供多協(xié)議的兼容XAUI抖動3.2G SERDESDDR3存儲器接口,、強大的DSP功能,、高密度的片上存儲器以及多達149KLUT,所有器件功耗和價格只有同類擁有SERDES功能的FPGA的一半,。更多有關LatticeECP3 FPGA系列的信息,,請訪問www.latticesemi.com/products/fpga/ecp3

 

關于萊迪思半導體公司

萊迪思半導體公司提供創(chuàng)新的 FPGAPLD,、可編程電源管理 時鐘管理解決方案,。要了解更詳細的信息,請訪問www.latticesemi.com 

#  #  #

Lattice Semiconductor Corporation,、Lattice(及其設計圖案),、L(及其設計圖案)、LatticeECP3及特定的產(chǎn)品名稱均為萊迪思半導體公司或其在美國和/或其它國家的子公司的注冊商標或商標,。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉載的所有的文章,、圖片、音/視頻文件等資料的版權歸版權所有權人所有,。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權者,。如涉及作品內(nèi)容、版權和其它問題,,請及時通過電子郵件或電話通知我們,,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失,。聯(lián)系電話:010-82306118,;郵箱:[email protected]